注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)微型計(jì)算機(jī)原理與系統(tǒng)

微型計(jì)算機(jī)原理與系統(tǒng)

微型計(jì)算機(jī)原理與系統(tǒng)

定 價(jià):¥21.00

作 者: 謝維達(dá),李玲玲編著
出版社: 北京希望電子出版社
叢編項(xiàng): 新世紀(jì)高等院校電類專業(yè)計(jì)算機(jī)應(yīng)用教材
標(biāo) 簽: 暫缺

ISBN: 9787900101686 出版時(shí)間: 2003-02-01 包裝: 精裝
開本: 26cm 頁數(shù): 231 字?jǐn)?shù):  

內(nèi)容簡介

  本書是為高等院校工科非計(jì)算機(jī)專業(yè)的電氣信息類各專業(yè)本科生編寫的微機(jī)原理教材。本書從微型計(jì)算機(jī)的一般組織、結(jié)構(gòu)原理出發(fā),闡述微型計(jì)算機(jī)的系統(tǒng)結(jié)構(gòu)和功能結(jié)構(gòu),微機(jī)內(nèi)部各子系統(tǒng)和部件之間的相互關(guān)系。在闡述一般性原理的基礎(chǔ)上以PC機(jī)作為實(shí)例來說明一般性原理,另外在內(nèi)容上還充分考慮到兼顧計(jì)算機(jī)等級考試(三級A)所包括的內(nèi)容。全書語言生動流暢,內(nèi)容全面豐富,理論與實(shí)踐并重。本書共分8章,主要內(nèi)容有:微型計(jì)算機(jī)概況,計(jì)算機(jī)中的數(shù)制和編碼、系統(tǒng)結(jié)構(gòu),8086/8088CPU及其體系、尋址方式和指令系統(tǒng),匯編語言程序設(shè)計(jì),8086/8088CPU的微機(jī)系統(tǒng),微機(jī)的串行通信與接口等。此外,每章后還附有習(xí)題,以供課后練習(xí)。本書既可作為工科非電氣信息類專業(yè)本科生與研究生的教材,也可作為從事工業(yè)控制用微型計(jì)算機(jī)硬件設(shè)計(jì)、開發(fā)或從事微機(jī)系統(tǒng)開發(fā)工作的工程技術(shù)人員的參考資料。

作者簡介

暫缺《微型計(jì)算機(jī)原理與系統(tǒng)》作者簡介

圖書目錄

第1章 概述
1.1 微型計(jì)算機(jī)的發(fā)展概況
1.1.1 早期微處理器
1.1.2 8位微處理器
1.1.3 16位微處理器
1.1.4 32位微處理器
1.1.5 Pentium處理器
1.2 微型計(jì)算機(jī)的分類
1.2.1 按微處理器的字長分類
1.2.2 按微型機(jī)的應(yīng)用分類
1.3 微型計(jì)算機(jī)的性能指標(biāo)
1.3.1 速度
1.3.2 存儲器容量
1.4 微型計(jì)算機(jī)的特點(diǎn)和應(yīng)用
1.4.1 微型計(jì)算機(jī)的特點(diǎn)
1.4.2 微型計(jì)算機(jī)的應(yīng)用
第2章 計(jì)算機(jī)中的數(shù)制和編碼
2.1 汁算機(jī)中的數(shù)制及其轉(zhuǎn)換
2.1.1 數(shù)和數(shù)制
2.1.2 數(shù)制之間的轉(zhuǎn)換
2.2 帶符號數(shù)的表示及運(yùn)算
2.2.1 基本概念
2.2.2 原碼、反碼和補(bǔ)碼
2.2.3 補(bǔ)碼的運(yùn)算
2.2.4 定點(diǎn)數(shù)和浮點(diǎn)數(shù)
2.3 用字符編碼
2.3.1 二進(jìn)制編碼的十進(jìn)制數(shù)(BCD碼)
2.3.2 ASCII碼
2.3.3 漢字編碼
習(xí)題2
第3章 微型計(jì)算機(jī)的系統(tǒng)結(jié)構(gòu)
3.1 微型計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)概述
3.1.1 微型計(jì)算機(jī)的硬件結(jié)構(gòu)
3.1.2 微型計(jì)算機(jī)的系統(tǒng)
3.2 CPU的結(jié)構(gòu)與功能
3.2.1 CPU的功能和結(jié)構(gòu)
3.2.2 CPU的指令集
3.2.3 CISC與RISC
3.2.4 指令周期
3.3 存儲器系統(tǒng)
3.3.1 存儲器系統(tǒng)的分層結(jié)構(gòu)
3.3.2 存儲器的結(jié)構(gòu)
3.3.3 隨機(jī)存儲器(RAM)
3.3.4 非易失性半導(dǎo)體存儲器
3.4 輸入、輸出系統(tǒng)
3.4.1 I/O接口的功能
3.4.2 I/O操作
3.4.3 DMA控制器的功能與操作
3.5 微型計(jì)算機(jī)的系統(tǒng)總線
3.5.1 系統(tǒng)總線結(jié)構(gòu)
3.5.2 總線的操作
3.5.3 總線標(biāo)準(zhǔn)和標(biāo)準(zhǔn)總線
3.5.4 系統(tǒng)總線的分級結(jié)構(gòu)
3.5.5 PCI局部總線簡介
3.6 微型計(jì)算機(jī)的操作系統(tǒng)
3.6.1 操作系統(tǒng)的功能
3.6.2 操作系統(tǒng)分類
3.6.3 微型計(jì)算機(jī)常用操作系統(tǒng)
習(xí)題3
第4章 8086/8088CPU及其體系
4.1 8086/8088CPU結(jié)構(gòu)
4.1.1 8086/8088CPU的功能結(jié)構(gòu)
4.1.2 8086/8088CPU的寄存器
4.1.3 8086/8088CPU的總線周期
4.2 8086/8088CPU的引腳功能
4.2.1 兩種模式下定義相同的引腳信號
4.2.2 最小模式下的引腳信號說明
4.2.3 最大模式下的引腳信號說明
4.3 8086/8088CPU的存儲器組織
4.3.1 存儲器的分段和物理地址的形成
4.3.2 存儲器的分體結(jié)構(gòu)
4.3.3 8086/8088CPU中的堆棧
4.4 8086/8088的工作模式
4.4.1 最小工作模式及其系統(tǒng)結(jié)構(gòu)
4.4.2 最大模式系統(tǒng)及其系統(tǒng)結(jié)構(gòu)
4.5 8086/8088CPU的操作和時(shí)序
4.5.1 系統(tǒng)的復(fù)位操作
4.5.2 總線操作
4.5.3 就緒和等待操作
4.5.4 總線的請求與響應(yīng)
4.6 80x86CPU體系
4.6.1 80186和80188CPU
4.6.2 80286CPU
4.6.3 80386與80486微處理器
4.6.4 Pentium系列
習(xí)題4
第5章 8086/8088CPU的尋址方式和指令系統(tǒng)
5.1 8086/8088CPU指令系統(tǒng)的特點(diǎn)
5.1.1 幾個(gè)基本概念
5.1.2 操作數(shù)的種婁
5.2 8086/8088的尋址方式
5.2.1 寄存器尋址方式(Register Addressing)
5.2.2 立即尋址方式(Immediate Addressing)
5.2.3 直接尋址方式(Direct Addressing)
5.2.4 寄存器間接尋址方式(Register lndirect Addressing)
5.2.5 寄存器相對尋址方式(Register Relative Addressing)
5.2.6 基址加變址尋址方式(Based Indexde Addressing)
5.2.7 相對基址加變址尋址方式(Relative Based lndexed Addressing)
5.2.8 尋址方式的小結(jié)
5.3 8086/8088的指令系統(tǒng)
5.3.1 數(shù)據(jù)傳送指令
5.3.2 算術(shù)運(yùn)算指令
5.3.3 邏輯運(yùn)算和移位指令
5.3.4 串操作指令
5.3.5 控制轉(zhuǎn)移指令
5.3.6 CPU控制指令
習(xí)題5
第6章 匯編語言程序設(shè)計(jì)
6.1 匯編語言基本概念
6.1.1 匯編語言程序格式
6.1.2 偽指令
6.1.3 匯編語言程序結(jié)構(gòu)
6.2 匯編語言的上機(jī)過程
6.2.1 編輯匯編語言源程序
6.2.2 編譯匯編語言源程序
6.2.3 連接裝配匯編程序
6.2.4 匯編程序的調(diào)試與運(yùn)行
6.2.5 匯編語言和PC-DOS的接口
6.3 匯編語言程序設(shè)計(jì)方法
6.3.1 匯編語言程序閱讀和設(shè)計(jì)步驟
6.3.2 順序結(jié)構(gòu)程序設(shè)計(jì)
6.3.3 分支結(jié)構(gòu)程序設(shè)計(jì)
6.3.4 循環(huán)結(jié)構(gòu)程序設(shè)計(jì)
6.3.5 子程序設(shè)計(jì)
習(xí)題6
第7章 8086/8088CPU的微機(jī)系統(tǒng)
7.1 IBM PC/XT微機(jī)系統(tǒng)的組成
7.1.1 PC/XT的系統(tǒng)結(jié)構(gòu)
7.1.2 系統(tǒng)主板
7.1.3 I/O適配器
7.2 1 IBM PC/XT的存儲器
7.2.1 存儲空間的分配
7.2.2 ROM子系統(tǒng)
7.2.3 RAM子系統(tǒng)
7.3 PC/XT微機(jī)的DMA控制
7.3.1 DMA控制器
7.3.2 PC/XT中DMA控制器的應(yīng)用
7.4 PC/XT機(jī)的中斷系統(tǒng)
7.4.1 中斷的概念
7.4.2 中斷控制器Intel 8259A
7.4.3 1 BM PC/XT機(jī)的中斷系統(tǒng)
7.5 PC/XT的系統(tǒng)總線
7.5.1 PC總線
7.5.2 AT總線(ISA總線)
習(xí)題7
第8章 微機(jī)的串行通信與接口
8.1 串行通信的基本概念
8.1.1 串行數(shù)據(jù)傳送的模式
8.1.2 串行通信的方式
8.1.3 數(shù)據(jù)傳送速率
8.1.4 串行通信的檢錯
8.2 異步串行通信接口---UART
8.2.1 UART的硬件結(jié)構(gòu)
8.2.2 UART的功能
8.3 異步串行通信的接口標(biāo)準(zhǔn)
8.3.1 RS-232C接口標(biāo)準(zhǔn)
8.3.2 20ma電流環(huán)
8.3.3 RS-485接口標(biāo)準(zhǔn)
8.4 可編程異步通信接口8250
8.4.1 8250的內(nèi)部結(jié)構(gòu)
8.4.2 8250的功能寄存器
8.4.3 PC/XT機(jī)異步通信適配器電路
8.5 可編程同步/異步通信接口8251
8.5.1 8251A的基本性能
8.5.2 8251A的內(nèi)部結(jié)構(gòu)
8.5.3 8251A的編程
8.5.4 通信過程實(shí)例
習(xí)題8
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號