注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)計算機/網(wǎng)絡(luò)計算機組織與體系結(jié)構(gòu)高性能數(shù)字信號處理器與高速實時信號處理

高性能數(shù)字信號處理器與高速實時信號處理

高性能數(shù)字信號處理器與高速實時信號處理

定 價:¥35.00

作 者: 蘇濤,吳順君,廖曉群編著
出版社: 西安電子科技大學出版社
叢編項: 研究生教材類
標 簽: 電聲技術(shù)和語音信號處理

ISBN: 9787560607429 出版時間: 2002-01-01 包裝: 膠版紙
開本: 26cm 頁數(shù): 396 字數(shù):  

內(nèi)容簡介

  以數(shù)字信號處理器(DSP)為基礎(chǔ)的實時數(shù)字信號處理技術(shù)正在迅猛發(fā)展,現(xiàn)已廣泛應(yīng)用于圖像處理技術(shù)、語聲處理、智能化儀表、生物醫(yī)學與工程、通信、自動控制系統(tǒng)等許多新技術(shù)領(lǐng)域。通用DSP,特別是高性能通用DSP的處理能力正在迅速提高,可以完成FIR濾波、IIR濾波、自適應(yīng)濾波、FFT及DFT、各種通信體制下的信號編解碼等大量常用數(shù)字信號處理任務(wù)。以ADSP2106X系列并行32bit浮點DSP構(gòu)成的分布式并行系統(tǒng)和共享總線式并行系統(tǒng),可以滿足運算量日益增長的雷達、聲納、軟件無線電等應(yīng)用領(lǐng)域的需要。本書對各種類型DSP的性能和應(yīng)用特點作了比較,以綜合性能較高的ADSP2106X為主,全面介紹了DSP及其外圍設(shè)備接口的設(shè)計方法,從實用性和使用兩個方面幫助讀者掌握各種實時處理算法的實現(xiàn)和DSP處理系統(tǒng)設(shè)計。本書取材于當今最新的DSP器件和外圍設(shè)備技術(shù),并分析了未來DSP技術(shù)的發(fā)展方向。本書面向通信、雷達和電子工程類專業(yè)的科研和工程設(shè)計人員,可作為研究生和高年級本科生的教材,也可以兼作工程設(shè)計手冊和DSP學習教程。

作者簡介

暫缺《高性能數(shù)字信號處理器與高速實時信號處理》作者簡介

圖書目錄

第1章 數(shù)字信號處理器技術(shù)綜述
1.1 數(shù)字信號處理器的發(fā)展和特點
1.2 數(shù)字信號處理器的應(yīng)用領(lǐng)域
第2章 數(shù)字信號處理器類型及應(yīng)用概述
2.1 DSP種類
2.2 各類型DSP介紹
2.2.1 專用DSP
2.2.2 定點DSP
2.2.3 浮點DSP
2.2.4 并行浮點DSP
2.2.5 其它超高性能DSP
2.3 DSP的應(yīng)用和開發(fā)
2.3.1 DSP的應(yīng)用
2.3.2 DSP的開發(fā)系統(tǒng)
2.3.3 模塊化系統(tǒng)
第3章 ADSP2106X功能與結(jié)構(gòu)
3.1 ADSP2106X處理器概述
3.2 ADSP2106X運算控制單元
3.2.1 運算單元
3.2.2 程序控制器
3.2.3 地址產(chǎn)生器和總線
3.2.4 中斷
3.2.5 寄存器組成
3.2.6 寄存器狀態(tài)標志
3.2.7 ADSP2106X管腳說明
3.3 存儲器組織
3.3.1 存儲器總線
3.3.2 存儲器映射
3.3.3 多處理器存儲共享
3.3.4 片內(nèi)存儲器
3.3.5 片外存儲器
3.3.6 存儲器控制與接口
3.4 DMA
3.4.1 DMA建立
3.4.2 DMA端口選擇
3.4.3 DMA狀態(tài)寄存器和參數(shù)寄存器
3.4.4 DMA通道優(yōu)先權(quán)
3.4.5 鏈式DMA
3.4.6 DMA中斷
3.4.7 DMA的產(chǎn)生和終止
3.4.8 外部總線DMA的特別用法
3.4.9 DMA傳送速度
3.4.10 二維DMA
3.5 多處理器共享存儲總線
3.5.1 多處理器總線仲裁
3.5.2 總線仲裁規(guī)則
3.5.3 主處理器時間限制
3.5.4 核優(yōu)先訪問
3.5.5 復位后的總線同步
3.5.6 直接讀寫從處理器
3.5.7 通過EPB緩沖的數(shù)據(jù)傳輸
3.5.8 總線鎖定和信號機
3.5.9 處理器間消息傳遞和矢量中斷
3.6 主機接口
3.6.1 主機控制
3.6.2 異步傳送
3.6.3 同步傳送
3.6.4 利用SBTS解決主機接口死鎖
3.6.5 直接讀寫從機
3.6.6 通過EPB的數(shù)據(jù)傳送
3.6.7 處理器間消息傳遞和矢量中斷
3.7 鏈路口
3.7.1 鏈路口功能和特點
3.7.2 鏈路口控制寄存器
3.7.3 握手信號
3.7.4 鏈路緩沖LBUF
3.7.5 鏈路DMA通道
3.7.6 鏈路口中斷
3.7.7 傳送錯誤檢測
3.7.8 令牌傳遞
3.7.9 鏈路傳送信號線
3.8 串行口
3.8.1 串口控制寄存器和數(shù)據(jù)緩沖
3.8.2 數(shù)據(jù)字格式
3.8.3 時鐘信號
3.8.4 幀同步信號
3.8.5 多通道操作
3.8.6 串口和存儲器數(shù)據(jù)傳送
3.8.7 串口自環(huán)
3.8.8 串口的應(yīng)用
第4章 ADSP2106X指令集
4.1 指令形式
4.2 計算類操作
4.2.1 ALU運算
4.2.2 移位器操作
4.2.3 乘法器操作
4.2.4 多運算指令
4.3 其它類指令
4.4 指令編程舉例
第5章 ADSP2106X開發(fā)系統(tǒng)
5.1 定義結(jié)構(gòu)文件
5.2 編寫匯編程序
5.2.1 語法和符號
5.2.2 預處理偽指令
5.2.3 匯編偽指令
5.3 匯編器
5.4 鏈接器
5.4.1 鏈接器的作用
5.4.2 運行鏈接器
5.5 引導加載碼生成
5.5.1 引導模式和引導碼
5.5.2 運行l(wèi)dr21k
5.5.3 生成加載程序文件
5.6 模擬器
5.6.1 模擬器操作
5.6.2 模擬器運行步驟
5.6.3 I/O口描述
5.7 庫管理器
5.7.1 lib21k命令形式
5.7.2 庫管理器使用方法
5.7.3 軟件包中的標準庫函數(shù)
5.8 C編譯器
5.8.1 C編譯器的有關(guān)概念
5.8.2 C調(diào)用匯編函數(shù)
5.8.3 行嵌入式匯編語句
5.8.4 聯(lián)系C變量和匯編符號
5.8.5 匯編支持的宏
5.8.6 C語言規(guī)范和擴展
5.8.7 C編譯器開關(guān)參數(shù)
5.8.8 C源碼調(diào)試器CBUG
5.9 仿真器
5.9.1 多DSP的JTAG鏈
5.9.2 仿真多DSP
5.10 ADSP2106X開發(fā)板EZ—LAB和EZ—KIT Lite
第6章 ADSP2106X系統(tǒng)設(shè)計
6.1 電路設(shè)計
6.1.1 重要信號線的設(shè)計
6.1.2 印制板制作
6.1.3 混合電路印制板要求
6.2 多處理器并行系統(tǒng)設(shè)計
6.3 引導模式
6.3.1 Prom引導
6.3.2 Host引導
6.3.3 Link port引導
6.3.4 生成加載文件
6.3.5 多處理器引導
6.4 ADSP2106X處理系統(tǒng)的構(gòu)成
6.4.1 外存儲器組成
6.4.2 鏈路口使用
6.4.3 與其它設(shè)備接口
6.4.4 系統(tǒng)功耗
6.5 仿真接口JTAG設(shè)計
6.6 ADSP2106X管腳與封裝及型號
6.7 ADSP2106X設(shè)計實例
6.7.1 用C語言設(shè)計程序
6.7.2 ADSP2106X與DRAM接口
6.7.3 ADSP2106X與EDRAM接口
6.7.4 ADSP2106X與Flash存儲器接口
6.7.5 ADSP2106X與液晶接口
6.7.6 多片DSP加載
6.7.7 以DMA方式輸入/輸出數(shù)據(jù)
6.7.8 鏈路DMA與鏈路buffer的設(shè)置
6.7.9 二維DMA與鏈式DMA
6.7.10 編程技巧
6.7.11 設(shè)計小結(jié)
第7章 ADSP2106X應(yīng)用實現(xiàn)
7.1 濾波器實現(xiàn)
7.1.1 N階有限沖擊響應(yīng)濾波器FIR
7.1.2 基2 FIR濾波
7.1.3 實時抽取
7.1.4 實時內(nèi)插
7.1.5 級聯(lián)IIR(直接型II或變換型I)濾波器的二階節(jié)實現(xiàn)
7.2 快速付立葉變換
7.2.1 基2復數(shù)FFT
7.2.2 基4復數(shù)FFT
7.2.3 基2實數(shù)FFT
7.3 離散付立葉變換
7.4 正交插值
7.4.1 低通濾波法
7.4.2 希爾伯特濾波法
7.4.3 插值濾波法
7.4.4 頻域方法
7.5 脈沖壓縮
7.6 用FFT實現(xiàn)FIR
7.6.1 線性卷積與時頻域變換
7.6.2 通用DSP與專用DSP
7.6.3 橫向濾波器實現(xiàn)
7.7 自適應(yīng)通道均衡
7.8 電機轉(zhuǎn)速控制系統(tǒng)
7.9 浮點DSP用于消費類電子產(chǎn)品
第8章 多DSP并行處理系統(tǒng)設(shè)計
8.1 并行處理技術(shù)的現(xiàn)狀和發(fā)展
8.2 各種實時信號處理領(lǐng)域?qū)崟r并行處理的要求
8.3 并行處理技術(shù)的內(nèi)容
8.3.1 加速比和效率
8.3.2 處理單元的選擇
8.3.3 并行處理網(wǎng)絡(luò)的構(gòu)成
8.3.4 并行處理任務(wù)的分配與調(diào)度
8.4 時空二維自適應(yīng)處理機通道處理
8.5 自適應(yīng)波束形成
8.5.1 最小二乘問題求解
8.5.2 脈動陣求解最小二乘問題
第9章 ADSP21160功能與結(jié)構(gòu)
9.1 ADSP21160處理器概述
9.2 ADSP21160的處理器核
9.2.1 運算核
9.2.2 程序控制器
9.2.3 地址產(chǎn)生器和總線
9.3 存儲器組織
9.4 多處理器共享存儲總線
9.4.1 多處理器總線仲裁
9.4.2 總線仲裁規(guī)則
9.4.3 處理器時間限制
9.4.4 優(yōu)先級訪問
9.4.5 復位后的總線同步
9.4.6 加載從處理器
9.4.7 直接讀寫從處理器
9.4.8 通過EPB緩沖的數(shù)據(jù)傳輸
9.4.9 總線鎖定和信號機
9.4.10 處理器間消息傳遞和矢量中斷
9.5 主機接口
9.5.1 主機控制
9.5.2 異步傳送
9.5.3 同步傳送
9.5.4 利用SBTS解決主機接口死鎖
9.5.5 直接讀寫從機
9.5.6 通過EPB的數(shù)據(jù)傳送
9.5.7 消息傳遞和矢量中斷
9.6 鏈路口
9.6.1 鏈路口模式設(shè)置
9.6.2 鏈路口DMA
9.6.3 握手信號
9.6.4 鏈路緩沖LBUF
9.6.5 鏈路口中斷
9.7 串行口
9.8 DMA
9.8.1 DMA建立
9.8.2 DMA通道優(yōu)先權(quán)
9.8.3 鏈式DMA
9.8.4 DMA中斷
9.8.5 DMA的產(chǎn)生和終止
9.8.6 外部總線DMA的特別用法
9.8.7 二維DMA
9.9 寄存器組成總結(jié)
9.9.1 控制與標志寄存器位說明
9.9.2 運算核寄存器
9.9.3 程序控制寄存器
9.9.4 DAG寄存器
9.9.5 I/O處理器寄存器
9.10 中斷
9.11 ADSP21160管腳說明
第10章 ADSP21160指令集
10.1 ADSP2106X代碼向ADSP21160移植
10.2 計算類操作
10.2.1 ALU運算
10.2.2 移位器操作
10.2.3 乘法器操作
10.2.4 多運算指令
10.3 指令形式
10.3.1 指令形式概述
10.3.2 指令形式說明
10.3.3 數(shù)據(jù)格式
10.3.4 條件碼
第11章 ADSP21160的開發(fā)工具Visual DSP
11.1 開發(fā)工具概述
11.2 集成開發(fā)環(huán)境IDE
11.2.1 創(chuàng)建一個新的工程文件
11.2.2 設(shè)置工程選項
11.2.3 添加或編輯工程源文件
11.2.4 定義工程編譯鏈接選項
11.2.5 編譯鏈接一個調(diào)試版的工程
11.2.6 調(diào)試一個工程
11.2.7 編譯鏈接一個正式版的工程
11.3 Debugger工具
11.3.1 Debugging Sessions
11.3.2 多處理器調(diào)試
11.3.3 程序執(zhí)行操作
11.3.4 程序性能分析操作
11.3.5 設(shè)置Watch Point
11.3.6 模仿硬件環(huán)境
11.3.7 寄存器窗口操作
11.3.8 存儲器窗口操作
11.3.9 其它窗口操作
11.4 編寫鏈接描述文件
11.5 一個簡單例子
第12章 ADSP21160的設(shè)計與開發(fā)
12.1 BGA設(shè)計
12.2 信號線設(shè)計
附錄A ADSP2106X控制/狀態(tài)寄存器
A.1 寄存器分類
A.2 重要寄存器功能定義
附錄B def21060.h文件和結(jié)構(gòu)文件
B.1 頭文件def21060.h
B.2 C編譯器生成的文件頭
附錄C ADSP2106X時序圖
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號