注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)計算機組織與體系結(jié)構(gòu)計算機組成原理

計算機組成原理

計算機組成原理

定 價:¥29.00

作 者: 黃欽勝,朱娟編著
出版社: 電子工業(yè)出版社
叢編項: 高等學(xué)校計算機基礎(chǔ)及應(yīng)用教材
標 簽: 計算機原理

ISBN: 9787505390034 出版時間: 2003-08-01 包裝: 簡裝本
開本: 24cm 頁數(shù): 352 字數(shù):  

內(nèi)容簡介

  本書是“高等學(xué)校計算機基礎(chǔ)及應(yīng)用教材”中的一本硬件基礎(chǔ)教材,系統(tǒng)地介紹了計算機單處理機系統(tǒng)的組成及其工作原理。主要內(nèi)容包括:計算機系統(tǒng)概論,運算方法和運算器,存儲系統(tǒng),指令系統(tǒng),中央處理器,總線及其互聯(lián)結(jié)構(gòu),輸入/輸出系統(tǒng)。全書內(nèi)容全面,概念清楚,語言通俗易懂,并且具有實用性和先進性。書中各章都列舉一些例題幫助讀者進一步理解和掌握基本概念及各部件的工作原理。每章后都附有適量的習題。為了方便教師的教學(xué)和學(xué)生的自學(xué),本書還有配套使用的多媒體教學(xué)課件和習題與解答。本書適合高等學(xué)校本科生和高職高專、遠程教育的學(xué)生使用,也可供從事計算機專業(yè)的科技人員參考。前言《計算機組成原理》是高等學(xué)校計算機科學(xué)與技術(shù)專業(yè)及相關(guān)專業(yè)的一門核心專業(yè)基礎(chǔ)課程,也是非計算機專業(yè)的學(xué)生掌握好計算機應(yīng)用技術(shù)的一門專業(yè)基礎(chǔ)課程。本書以馮·諾依曼計算機結(jié)構(gòu)為主線,講授單處理機系統(tǒng)各大部件的組成、工作原理以及將各大部件連接成整機的工作原理。從教學(xué)上,本課程是先導(dǎo)課程和后續(xù)課程之間承上啟下的主干課程,是必須掌握的重要知識結(jié)構(gòu)?!队嬎銠C組成原理》是一門理論性強,而又與實際結(jié)合密切的課程,其特點是內(nèi)容覆蓋面廣,基本概念多,并且比較抽象,特別是難以建立計算機的整機概念。作者根據(jù)多年來從事《計算機組成原理》課程的理論教學(xué)和實踐教學(xué)的經(jīng)驗,吸取眾多優(yōu)秀教材?木?,精兄\嘈戳吮窘灘?。咳珪卜?章。第1章對系統(tǒng)“一概而論”,介紹系統(tǒng)的基本組成及常用概念,為以后各章的學(xué)習打下基礎(chǔ);第2章著重介紹信息在計算機中的表示,數(shù)值數(shù)據(jù)的運算方法及運算器的組成原理;第3章介紹各種半導(dǎo)體存儲器,并行存儲器,高速緩沖存儲器,外存儲器,以及由各種存儲器組成多級存儲系統(tǒng)的工作原理;第4章介紹指令系統(tǒng)的類型,各種尋址方式及CISC和RISC指令的特點;第5章介紹CPU的組成及其功能,控制器的組成,時序及微操作信號的產(chǎn)生,并行處理技術(shù)及典型CPU;第6章介紹總線的連接方式,總線的請求、仲裁和定時,以及常用總線的類型;第7章介紹常用外設(shè)的工作原理,以及外設(shè)與主機之間交換信息的方式。本書根據(jù)該課程的教學(xué)要求和特點,從解決好學(xué)習本課程的實際出發(fā),力求做到:(1)內(nèi)容全面,層次分明,結(jié)構(gòu)合理;(2)基本概念清楚,邏輯性強;(3)適當介紹基本邏輯部件,解決抽象難懂的問題;(4)突出重點難點及有關(guān)內(nèi)容的聯(lián)系,力求解決建立整機概念難的問題;(5)理論聯(lián)系實際,盡量反映實用新技術(shù)。本教材教學(xué)參考時數(shù)為64~80學(xué)時,各??筛鶕?jù)實際需要對內(nèi)容進行取舍。本教材由黃欽勝主編,其中第1~6章由黃欽勝編寫,第7章由朱娟編寫。具有豐富教學(xué)經(jīng)驗的老師對本書的編寫提出了有益的建議。為了方便教學(xué)和自學(xué),書中的圖形符號仍引用大家熟悉并習慣的符號。參加本書書稿輸入和制圖的有黃卓齡和黃卓群等,編者在此表示感謝。計算機科學(xué)技術(shù)發(fā)展迅速,理論性強,教材的時效性強。限于時間和編者水平,本書在選材上和對理論及先進技術(shù)的理解上可能有不妥之處,敬請讀者指正賜教。編著者2003年5月

作者簡介

暫缺《計算機組成原理》作者簡介

圖書目錄

第1章 計算機系統(tǒng)概論
1.1 電子計算機的發(fā)展、分類及應(yīng)用
1.1.1 計算機的發(fā)展
1.1.2 計算機的分類
1.1.3 計算機的應(yīng)用
1.2 計算機系統(tǒng)的硬件
1.2.1 馮·諾依曼(Von Neumann)計算機的設(shè)計思想
1.2.2 硬件各基本部件的組成及主要功能
1.3 計算機系統(tǒng)的軟件
1.3.1 軟件的組成和分類
1.3.2 軟件的發(fā)展
1.4 計算機的工作過程及主要的技術(shù)指標
1.4.1 利用計算機解題的一般步驟
1.4.2 計算機的工作過程
1.4.3 計算機的主要性能指標
1.5 計算機系統(tǒng)的層次結(jié)構(gòu)
1.5.1 多級組成的計算機系統(tǒng)
1.5.2 軟件和硬件的邏輯等價性
本章小結(jié)
習題1
第2章 運算方法和運算器
2.1 數(shù)據(jù)與文字的表示方法
2.1.1 數(shù)值的機器碼表示
2.1.2 數(shù)值數(shù)據(jù)的定點與浮點表示
2.1.3 非數(shù)值信息的表示
2.1.4 數(shù)據(jù)校驗碼
2.2 定點數(shù)的加減法運算及加法器
2.2.1 補碼定點加減法運算
2.2.2 原碼定點加減法運算
2.2.3 溢出及其判別
2.2.4 二進制并行加減法器
2.2.5 十進制數(shù)運算
2.3 定點乘法運算
2.3.1 原碼定點乘法
2.3.2 補碼定點乘法
2.3.3 陣列乘法器
2.4 定點除法運算
2.4.1 原碼定點除法
2.4.2 補碼定點除法
2.4.3 陣列除法器
2.5 定點運算器的組成與結(jié)構(gòu)
2.5.1 邏輯運算
2.5.2 多功能算術(shù)/邏輯部件
2.5.3 運算器數(shù)據(jù)通路
2.5.4 定點運算器的基本結(jié)構(gòu)及組成實例
2.6 浮點運算方法和浮點運算器
2.6.1 浮點加減法運算
2.6.2 浮點乘除法運算
2.6.3 浮點運算器的組成
本章小結(jié)
習題2
第3章 存儲系統(tǒng)
3.1 存儲器概述
3.1.1 存儲器分類
3.1.2 存儲系統(tǒng)的設(shè)計目標及分級結(jié)構(gòu)
3.1.3 主存儲器的性能指標
3.2 半導(dǎo)體讀/寫存儲器
3.2.1 半導(dǎo)體基本存儲元
3.2.2 半導(dǎo)體存儲器芯片的組織
3.3 半導(dǎo)體只讀存儲器和閃速存儲器
3.3.1 掩膜只讀存儲器(MROM)
3.3.2 可編程只讀存儲器(PROM)
3.3.3 可擦除可編程只讀存儲器(EPROM)
3.3.4 閃速存儲器
3.4 主存儲器與CPU的連接
3.4.1 存儲器芯片的讀/寫時序
3.4.2 主存儲器構(gòu)成
3.4.3 主存的設(shè)計實例
3.5 并行存儲器
3.5.1 雙端口存儲器
3.5.2 多模塊交叉存儲器
3.5.3 相聯(lián)存儲器
3.6 高速緩沖存儲器(Cache)
3.6.1 Cache的基本原理
3.6.2 主存與Cache的地址映射及變換
3.6.3 替換算法及寫操作策略
3.6.4 奔騰PC的Cache
3.7 虛擬存儲器
3.7.1 虛擬存儲器的基本概念
3.7.2 虛擬存儲器的管理方式
3.7.3 虛擬存儲器的工作過程
3.8 外存儲器
3.8.1 磁表面記錄原理及記錄方式
3.8.2 磁盤存儲器
3.8.3 磁帶存儲器
3.8.4 光盤存儲器
本章小結(jié)
習題3
第4章 指令系統(tǒng)
4.1 指令
4.1.1 指令的基本格式
4.1.2 地址碼格式
4.1.3 指令的操作碼格式
4.1.4 指令格式舉例
4.2 尋址方式
4.2.1 指令的尋址方式
4.2.2 操作數(shù)的尋址方式
4.2.3 尋址方式舉例
4.3 堆棧
4.3.1 寄存器堆棧
4.3.2 存儲器堆棧
4.3.3 堆棧的應(yīng)用
4.4 CISC和RISC的指令系統(tǒng)
4.4.1 指令的分類
4.4.2 復(fù)雜指令系統(tǒng)計算機CISC
4.4.3 精簡指令系統(tǒng)計算機RISC
本章小結(jié)
習題4
第5章 中央處理器
5.1 CPU的基本功能及其組成
5.1.1 CPU的基本功能
5.1.2 CPU的基本組成
5.2 指令周期和時序信號發(fā)生器
5.2.1 指令周期
5.2.2 時序發(fā)生器
5.2.3 控制器基本控制方式
5.3 組合邏輯控制器
5.3.1 組合邏輯控制器的基本原理
5.3.2 指令執(zhí)行流程
5.3.3 微操作信號的產(chǎn)生
5.4 微程序控制器
5.4.1 微程序控制器的基本原理
5.4.2 微命令的編碼
5.4.3 微地址的形成方法
5.4.4 指令的微程序舉例
5.5 并行處理技術(shù)
5.5.1 指令流水線
5.5.2 并行性概念
5.6 CPU舉例
5.6.1 Intel 8088 CPU
5.6.2 Intel Pentium CPU
5.6.3 Power PC CPU
本章小結(jié)
習題5
第6章 總線及其互聯(lián)結(jié)構(gòu)
6.1 總線的基本概念
6.1.1 總線的分類、特性與標準化
6.1.2 系統(tǒng)總線的連接方式
6.2 總線接口
6.2.1 總線的數(shù)據(jù)傳送方式
6.2.2 接口的基本概念
6.3 總線的仲裁、定時和數(shù)據(jù)傳送模式
6.3.1 總線的仲裁
6.3.2 總線的定時
6.3.3 總線數(shù)據(jù)的傳送模式
6.4 微機常用的總線標準
6.4.1 ISA, EISA總線
6.4.2 VESA局部總線
6.4.3 PCI總線
本章小結(jié)
習題6
第7章 輸入/輸出系統(tǒng)
7.1 輸入/輸出設(shè)備
7.1.1 I/O設(shè)備概述
7.1.2 輸入設(shè)備
7.1.3 輸出設(shè)備
7.2 直接程序控制方式
7.2.1 I/O設(shè)備的組織方式
7.2.2 接口的功能及其組成
7.2.3 直接程序控制方式
7.2.4 直接程序控制方式的程序基本結(jié)構(gòu)
7.3 程序中斷方式
7.3.1 中斷的基本概念
7.3.2 程序中斷處理過程
7.3.3 程序中斷系統(tǒng)應(yīng)解決的問題
7.3.4 程序中斷方式的基本接口
7.3.5 向量中斷方式程序基本結(jié)構(gòu)
7.4 直接存儲器訪問(DMA)方式
7.4.1 DMA方式基本概念
7.4.2 DMA的傳送方式
7.4.3 基本的DMA控制器和DMA數(shù)據(jù)傳送過程
7.4.4 選擇型和多路型DMA控制器
7.5 通道方式
7.5.1 通道的功能
7.5.2 通道的類型
7.5.3 通道工作過程
本章小結(jié)
習題7
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號