注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術工業(yè)技術自動化技術、計算技術用ISP器件設計現(xiàn)代電路與系統(tǒng)

用ISP器件設計現(xiàn)代電路與系統(tǒng)

用ISP器件設計現(xiàn)代電路與系統(tǒng)

定 價:¥26.00

作 者: 劉篤仁編著
出版社: 西安電子科技大學出版社
叢編項:
標 簽: 電路設計

ISBN: 9787560611280 出版時間: 2002-01-01 包裝: 平裝
開本: 26cm 頁數(shù): 314 字數(shù):  

內(nèi)容簡介

  本書內(nèi)容包括:現(xiàn)代電路與系統(tǒng)設計;在系統(tǒng)編程技術與器件;高密度在系統(tǒng)可編程邏輯器件(ispLSI、ispMACH系列);在系統(tǒng)可編程模擬器件(ispPAC系列);在系統(tǒng)可編程數(shù)字開關及互聯(lián)器件(ispGDS、ispGDX、ispGDXV系列);在系統(tǒng)編程軟件中用到的ABEL硬件描述語言;在系統(tǒng)編程軟件中用到的VHDL硬件描述語言;在系統(tǒng)編程軟件中用到的Verilog硬件描述語言;新型的邏輯電路與系統(tǒng)設計軟件ISP Design EXPERT;模擬電路設計軟件PAC-Designer;數(shù)字開關及互聯(lián)器件設計軟件ispGDX開發(fā)系統(tǒng);ISP編程下載電纜、ISP實驗開發(fā)裝置及編程下載;ispLSI、ispGDS、ispGDX及ispPAC等設計應用實例。本書內(nèi)容取材新穎,先進實用,敘述簡潔,循序漸進,主要章節(jié)經(jīng)教學、科研實踐證明效果很好。本書既可供電子類各專業(yè)本科生、研究生作為教材使用,也可作為電子類工程技術人員的自學參考書。

作者簡介

暫缺《用ISP器件設計現(xiàn)代電路與系統(tǒng)》作者簡介

圖書目錄

前言
第1章 現(xiàn)代電路與系統(tǒng)設計
1.1 什么是現(xiàn)代電路與系統(tǒng)
1.2 現(xiàn)代電路與系統(tǒng)的設計思想
1.3 現(xiàn)代電路與系統(tǒng)的實現(xiàn)手段
1.4 現(xiàn)代電路與系統(tǒng)的設計流程
第2章 ISP技術及其器件
2.1 ISP技術
2.1.1 ISP技術有利于設計
2.1.2 ISP技術有利于生產(chǎn)制造
2.1.3 ISP利用了先進的ECMOS工藝
2.1.4 ISP應用前景廣闊
2.1.5 ISP的未來
2.2 ISP器件
2.2.1 ispMACHTM&ispLSI@
2.2.2 ispGDXTM&sipGDSTM
2.2.3 ispPACTM
2.2.4 在系統(tǒng)可編程邏輯器件的結構
2.2.5 在系統(tǒng)可編程接口與互聯(lián)器件的結構
2.2.6 在系統(tǒng)可編程模擬器件的結構
2.3 ISP的實現(xiàn)
第3章 高密度在系統(tǒng)可編程邏輯器件
3.1 ispLSll000/E系列(1k系列)
3.1.1 功能結構
3.1.2 技術指標
3.2 ispLSI2000系列(2k系列)
3.2.1 功能結構
3.2.2 技術指標
3.3 ispLSI3000系列(3k系列)
3.3.1 功能結構
3.3.2 技術指標
3.4 ispLSI5000V系列(5k系列)
3.4.1 功能結構
3.4.2 技術指標
3.5 ispLSI6000系列(6k系列)
3.5.1 功能結構
3.5.2 特性與技術指標
3.6 ispLSI8000/V系列(8k系列)
3.6.1 功能結構
3.6.2 技術指標
3.7 ispMACHTM4A系列
3.7.1 功能結構
3.7.2 技術指標
第4章 在系統(tǒng)可編程模擬器件
4.1 ispPAC10
4.1.1 功能結構
4.1.2 性能指標
4.2 ispPAC20
4.2.1 功能結構
4.2.2 工作原理及有關問題說明
4.3 ispPAC30
4.4 ispPAC80
4.4.1 功能結構
4.4.2 工作原理及有關問題說明
4.4.3 性能指標
第5章 在系統(tǒng)可編程數(shù)字開關及互聯(lián)器件
5.1 ispGDS系列器件介紹
5.2 ispGDS器件的優(yōu)點及編程步驟
5.2.1 ispGDS器件的優(yōu)點
5.2.2 編程步驟
5.3 ispGDS的特性與指標
5.3.1 特性
5.3.2 指標
5.4 ispGDX、ispGDXV系列器件
5.4.1 ispGDX、ispGDXV的功能結構
5.4.2 ispGDX、ispGDXV的應用領域
5.4.3 ispGDX、ispGDXV的特性及有關技術指標
第6章 在系統(tǒng)編程開發(fā)軟件中用到的ABEL-HDL
6.1 ABEL-HDL源文件格式
6.2 編寫源文件預備知識
6.3 ABEL-HDL源文件的編寫
第7章 在系統(tǒng)編程開發(fā)軟件中用到的VHDL
7.1 VHDL語言的源文件結構
7.2 編寫VHDL源文件預備知識
7.2.1 VHDL基本要素
7.2.2 VHDL基本語句
7.2.3 其它一些有關知識
7.3 VHDL的層次化設計及ISP中的VHDL
第8章 在系統(tǒng)編程開發(fā)軟件中用到的Verilog HDL
8.1 Verilog語言的源文件結構
8.2 編寫Verilog源文件預備知識
8.2.1 Verilog語言基本要素
8.2.2 Verilog語言基本語句
8.2.3 Verilog的系統(tǒng)函數(shù)和任務
8.2.4 Verilog的編譯預處理
8.3 Verilog的建模
8.4 Verilog的層次化設計及ISP中的Verilog
第9章 ISP Design EXPERT開發(fā)軟件
9.1 概述
9.2 原理圖輸入法
9.3 編譯與仿真
9.4 ABEL語言與原理圖混合輸入法
9.5 VHDL輸入和Verilog HDL輸入
9.6 另一種仿真工具Modelsim的使用
9.7 一些問題的進一步說明
第10章 在系統(tǒng)可編程模擬器件(ispPAC)的開發(fā)設計軟件
10.1 原理圖輸入時ispPAC的內(nèi)部可組態(tài)電路
10.2 ispPAC的編程設計組態(tài)
10.2.1 ispPAC的增益設置方法
10.2.2 濾波器的設計
10.3 PAC-Designer開發(fā)軟件的使用
10.3.1 PAC-Designer軟件的安裝
10.3.2 PAC-Designer軟件的使用方法
10.4 ispPAC80/81器件的開發(fā)設計
第11章 ispGDX開發(fā)系統(tǒng)
11.1 GDF文件的語法
11.1.1 GDF文件的結構框架
11.1.2 GDF句法
11.2 ispGDX開發(fā)系統(tǒng)
第12章 ISP DOWNLOADTM下載電纜、ISP實驗開發(fā)裝置及編程下載
12.1 ISP DOWNLOADTM下載電纜
12.2 ISP實驗與開發(fā)裝置
12.2.1 開發(fā)裝置的技術內(nèi)容
12.2.2 在系統(tǒng)可編程ISPLDES實驗開發(fā)裝置的實驗開發(fā)功能
12.3 在系統(tǒng)編程的方法與編程下載
12.3.1 在系統(tǒng)編程各種產(chǎn)品的方法
12.3.2 通常的在系統(tǒng)編程下載
12.3.3 較多器件時的編程下載
12.3.4 器件內(nèi)容的讀出與器件加密
第13章 設計應用實例
13.1 ispLSI設計實例
13.2 ispGDX設計實例
13.3 ispPAC設計實例
13.4 系統(tǒng)設計與實驗驗證
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號