注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)教育/教材/教輔教輔大學(xué)教輔微型計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

微型計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

微型計(jì)算機(jī)硬件技術(shù)基礎(chǔ)

定 價(jià):¥35.20

作 者: 馮博琴主編;吳寧等編著
出版社: 高等教育出版社
叢編項(xiàng): 普通高等教育十五國(guó)家級(jí)規(guī)劃教材
標(biāo) 簽: 微計(jì)算機(jī)技術(shù)

ISBN: 9787040132984 出版時(shí)間: 2003-08-19 包裝: 平裝
開(kāi)本: 23cm 頁(yè)數(shù): 481 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《普通高等教育“十五”國(guó)家級(jí)規(guī)劃教材:微型計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》從微型計(jì)算機(jī)系統(tǒng)的角度出發(fā),較為全面地介紹微型計(jì)算機(jī)系統(tǒng)的組成及各部分的工作原理。重點(diǎn)分析了80X86系統(tǒng)微處理器中具典型代表性的8086、80386及Pentium 4(奔騰4)的基本結(jié)構(gòu)、工作過(guò)程和基本指令系統(tǒng);闡述了計(jì)算機(jī)存儲(chǔ)系統(tǒng)的組成和分類(lèi)、主內(nèi)存和高速緩存的工作原理及典型芯片的應(yīng)用、部分聯(lián)機(jī)和脫機(jī)外存儲(chǔ)器的工作原理和性能以及存儲(chǔ)器中的新技術(shù);除此之外,還用相當(dāng)?shù)钠榻B微型計(jì)算機(jī)系統(tǒng)中的總線(xiàn)結(jié)構(gòu)和輸入/輸出技術(shù),包括基本輸入/輸出方法、典型數(shù)字量和模擬量的I/O接口芯片的應(yīng)用等;最后,簡(jiǎn)要介紹部分常用外設(shè)的工作原理、設(shè)備驅(qū)動(dòng)程序及計(jì)算機(jī)中的多媒體技術(shù)?!镀胀ǜ叩冉逃笆濉眹?guó)家級(jí)規(guī)劃教材:微型計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》覆蓋面較廣,在強(qiáng)調(diào)基本概念的基礎(chǔ)上,引入了大量的實(shí)例來(lái)闡明各種應(yīng)用問(wèn)題。力求使讀者通過(guò)學(xué)習(xí),能夠?qū)ξ⑿陀?jì)算機(jī)系統(tǒng)有一個(gè)較為全面的了解,為進(jìn)一步的微型計(jì)算機(jī)應(yīng)用打下堅(jiān)實(shí)的基礎(chǔ)。《普通高等教育“十五”國(guó)家級(jí)規(guī)劃教材:微型計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》可作為普通高等院校非電類(lèi)專(zhuān)業(yè)本科學(xué)生的“計(jì)算機(jī)硬件技術(shù)”課程的教材,也可作為成人高等教育的培訓(xùn)教材及廣大科技工作者的自學(xué)參考書(shū)。

作者簡(jiǎn)介

暫缺《微型計(jì)算機(jī)硬件技術(shù)基礎(chǔ)》作者簡(jiǎn)介

圖書(shū)目錄

第1章 微型計(jì)算機(jī)系統(tǒng)概述
1.1 概述
1.1.1 微型計(jì)算機(jī)系統(tǒng)
1.1.2 計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)
1.1.3 計(jì)算機(jī)系統(tǒng)的應(yīng)用
1.2 硬件系統(tǒng)
1.2.1 硬件系統(tǒng)的邏輯構(gòu)成
1.2.2 硬件系統(tǒng)的物理構(gòu)成
1.3 軟件系統(tǒng)
1.4 微型計(jì)算機(jī)的一般工作原理
1.4.1 程序和指令
1.4.2 存儲(chǔ)程序工作原理
1.4.3 微型計(jì)算機(jī)的工作過(guò)程
1.5 計(jì)算機(jī)常用術(shù)語(yǔ)解釋
習(xí)題一
第2章 計(jì)算機(jī)中的數(shù)制和編碼
2.1 計(jì)算機(jī)中的數(shù)制
2.1.1 常用計(jì)數(shù)制
2.1.2 各種數(shù)制之間的轉(zhuǎn)換
2.2 無(wú)符號(hào)二進(jìn)制數(shù)的運(yùn)算
2.2.1 二進(jìn)制的算術(shù)運(yùn)算
2.2.2 無(wú)符號(hào)數(shù)的表示范圍
2.2.3 二進(jìn)制數(shù)的邏輯運(yùn)算
2.2.4 基本邏輯門(mén)及常用邏輯部件
2.3 帶符號(hào)二進(jìn)制數(shù)的表示及運(yùn)算
2.3.1 帶符號(hào)數(shù)的表示方法
2.3.2 補(bǔ)碼數(shù)與十進(jìn)制數(shù)之間的轉(zhuǎn)換
2.3.3 補(bǔ)碼的運(yùn)算
2.3.4 帶符號(hào)數(shù)運(yùn)算時(shí)的溢出問(wèn)題
2.4 定點(diǎn)數(shù)與浮點(diǎn)數(shù)
2.4.1 定點(diǎn)數(shù)
2.4.2 浮點(diǎn)數(shù)
2.5 二進(jìn)制編碼
習(xí)題二
第3章 微處理器
3.1 微處理器的一般結(jié)構(gòu)
3.1.1 運(yùn)算器
3.1.2 控制器
3.2 8086微處理器
3.2.1 功能結(jié)構(gòu)及其特點(diǎn)
3.2.2 引出線(xiàn)定義及總線(xiàn)結(jié)構(gòu)
3.2.3 工作時(shí)序
3.3 8086的寄存器組
3.3.1 通用寄存器
3.3.2 段寄存器組
3.3.3 控制寄存器
3.4 存儲(chǔ)器組織
3.4.1 物理地址與存儲(chǔ)器的分段
3.4.2 段寄存器的使用
3.5 80X86微處理器
3.5.1 80286微處理器
3.5.2 80386微處理器
3.5.3 Pentium 4微處理器
習(xí)題三
第4章 總線(xiàn)結(jié)構(gòu)
4.1 總線(xiàn)的基本概念
4.1.1 概述
4.1.2 總線(xiàn)的分類(lèi)
4.2 總線(xiàn)結(jié)構(gòu)的類(lèi)型
4.2.1 總線(xiàn)的系統(tǒng)結(jié)構(gòu)
4.2.2 總線(xiàn)的層次結(jié)構(gòu)
4.3 總線(xiàn)技術(shù)
4.3.1 總線(xiàn)的基本功能
4.3.2 總線(xiàn)的數(shù)據(jù)傳送
4.3.3 總線(xiàn)的仲裁控制
4.3.4 總線(xiàn)驅(qū)動(dòng)及出錯(cuò)處理
4.3.5 總線(xiàn)的性能指標(biāo)
4.4 常用系統(tǒng)總線(xiàn)
4.4.1 系統(tǒng)總線(xiàn)標(biāo)準(zhǔn)的內(nèi)容
4.4.2 ISA和EISA總線(xiàn)
4.4.3 PCI總線(xiàn)
4.4.4 AGP總線(xiàn)
4.4.5 新型總線(xiàn)PCI Express
4.5 外部設(shè)備總線(xiàn)
4.5.1 通用串行總線(xiàn)(USB)
4.5.2 IEEE 1394總線(xiàn)
習(xí)題四
第5章 指令系統(tǒng)
5.1 指令系統(tǒng)概述
5.1.1 指令的格式
5.1.2 指令中的操作數(shù)
5.1.3 指令的字長(zhǎng)及執(zhí)行時(shí)間
5.2 尋址方式
5.2.1 尋找操作數(shù)的尋址方式
5.2.2 尋找轉(zhuǎn)移地址的尋址方式
5.3 8086指令系統(tǒng)
5.3.1 數(shù)據(jù)傳送指令
5.3.2 算術(shù)運(yùn)算指令
5.3.3 邏輯運(yùn)算和移位指令
5.3.4 串操作指令
5.3.5 程序控制指令
5.3.6 處理器控制指令
5.4 80X86新增指令及匯編語(yǔ)言源程序結(jié)構(gòu)
5.4.1 80X86虛地址下的尋址方式
5.4.2 80X86新增指令
5.4.3 匯編語(yǔ)言源程序結(jié)構(gòu)
習(xí)題五
第6章 存儲(chǔ)系統(tǒng)
6.1 概述
6.1.1 存儲(chǔ)系統(tǒng)概念
6.1.2 存儲(chǔ)器的體系結(jié)構(gòu)
6.1.3 存儲(chǔ)器的分類(lèi)
6.1.4 存儲(chǔ)器的主要性能指標(biāo)
6.2 隨機(jī)存儲(chǔ)器(RAM)
6.2.1 存儲(chǔ)器的一般概念
6.2.2 靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)
6.2.3 動(dòng)態(tài)隨機(jī)存儲(chǔ)器(DRAM)
6.3 只讀存儲(chǔ)器(ROM)
6.3.1 掩模型只讀存儲(chǔ)器(MROM)
6.3.2 一次編程型只讀存儲(chǔ)器(PROM)
6.3.3 可重寫(xiě)只讀存儲(chǔ)器(EPROM)
6.3.4 電擦除可重寫(xiě)只讀存儲(chǔ)器(EEPROM或E2PROM)
6.3.5 閃速存儲(chǔ)器(Flash Memory)
6.4 微型計(jì)算機(jī)系統(tǒng)中的存儲(chǔ)器組織
6.4.1 存儲(chǔ)器的擴(kuò)展技術(shù)
6.4.2 CPU與主存儲(chǔ)器的連接
6.4.2 PC機(jī)的存儲(chǔ)器組織
6.5 高速緩存(Cache)
6.5.1 Cache的工作原理和基本結(jié)構(gòu)
6.5.2Cache與DRAM的存取一致性
6.5.3 Cache的分級(jí)體系結(jié)構(gòu)
6.6 存儲(chǔ)器管理技術(shù)
6.6.1 虛擬存儲(chǔ)器的實(shí)現(xiàn)機(jī)制
6.6.2 Windows 9X的內(nèi)存管理
6.7 新一代內(nèi)存條的硬件技術(shù)發(fā)展
6.7.1 DRAM的發(fā)展
6.7.2 幾種內(nèi)存條的封裝標(biāo)準(zhǔn)
6.7.3 內(nèi)存條的規(guī)范
6.8 外存儲(chǔ)器簡(jiǎn)介
6.8.1 硬盤(pán)及硬盤(pán)驅(qū)動(dòng)器
6.8.2 軟盤(pán)及軟盤(pán)驅(qū)動(dòng)器
6.8.3 光盤(pán)
6.8.4 可移動(dòng)外存儲(chǔ)器(USB 硬盤(pán))
習(xí)題六
第7章 輸入/輸出技術(shù)
7.1 輸入/輸出系統(tǒng)概述
7.1.1 輸入/輸出系統(tǒng)的特點(diǎn)
7.1.2 輸入/輸出接口的基本功能
7.1.3 I/O端口
7.2 常用輸入/輸出方法
7.2.1 程序控制方式
7.2.2 中斷控制方式
7.2.3 直接存儲(chǔ)器存取方式(DMA)
7.2.4 I/O通道控制方式
7.3 中斷技術(shù)
7.3.1 中斷的一般概念
7.3.2 中斷響應(yīng)的工作過(guò)程
7.3.3 8086/8088中斷系統(tǒng)
7.3.4 中斷程序設(shè)計(jì)
7.3.5 保護(hù)模式下的中斷響應(yīng)
7.4 中斷控制器8259A
7.4.1 8259A的引腳及內(nèi)部結(jié)構(gòu)
7.4.2 8259A的工作原理
7.4.3 8259A的命令字
7.4.4 8259A在微型計(jì)算機(jī)系統(tǒng)中的應(yīng)用
習(xí)題七
第8章 輸入/輸出接口
8.1 簡(jiǎn)單數(shù)字接口電路
8.1.1 接口電路的基本構(gòu)成
8.1.2 基本輸入接口
8.1.3 基本輸出接口
8.1.4 具有三態(tài)輸出的鎖存器
8.1.5 簡(jiǎn)單接口的應(yīng)用舉例
8.2 可編程數(shù)字接口芯片
8.2.1 可編程定時(shí)/計(jì)數(shù)器8253
8.2.2 可編程并行輸入/輸出接口8255
8.2.3 可編程串行接口8250
8.3 模擬量輸入/輸出接口
8.3.1 模擬量輸入/輸出通道
8.3.2 數(shù)模(D/A)轉(zhuǎn)換器
8.3.3 模數(shù)(A/D)轉(zhuǎn)換器
8.3.4 A/D轉(zhuǎn)換器和D/A轉(zhuǎn)換器的綜合應(yīng)用實(shí)例
習(xí)題八
第9章 常用外部設(shè)備及設(shè)備驅(qū)動(dòng)程序
9.1 常用外部設(shè)備
9.1.1 鍵盤(pán)
9.1.2 鼠標(biāo)
9.1.3 顯示系統(tǒng)
9.1.4 打印機(jī)
9.1.5 網(wǎng)卡
9.1.6 調(diào)制解調(diào)器
9.2 設(shè)備驅(qū)動(dòng)程序
9.2.1 設(shè)備驅(qū)動(dòng)程序的一般概念
9.2.2 Windows 9X設(shè)備驅(qū)動(dòng)程序
9.3 計(jì)算機(jī)中的多媒體技術(shù)
9.3.1 多媒體計(jì)算機(jī)
9.3.2 多媒體技術(shù)概述
9.3.3 多媒體系統(tǒng)的數(shù)據(jù)及文件格式
9.3.4聲卡
9.3.5視頻獲取卡
習(xí)題九
附錄
附錄A ASCII碼表
附錄B 8086/8088指令簡(jiǎn)表
附錄C 8086/8088的中斷系統(tǒng)
附錄D 常用偽指令簡(jiǎn)表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)