注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)數(shù)字設(shè)計(jì):英文版

數(shù)字設(shè)計(jì):英文版

數(shù)字設(shè)計(jì):英文版

定 價(jià):¥45.00

作 者: 美M.Morris Mano著
出版社: 高等教育出版社
叢編項(xiàng): 國(guó)外優(yōu)秀信息科學(xué)與技術(shù)系列教學(xué)用書(shū)
標(biāo) 簽: 暫缺

ISBN: 9787040114171 出版時(shí)間: 2002-11-01 包裝: 平裝
開(kāi)本: 23cm+光盤(pán)1片 頁(yè)數(shù): 516 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  進(jìn)入21世紀(jì),尤其隨著我國(guó)加入WTO,信息產(chǎn)業(yè)的國(guó)際競(jìng)爭(zhēng)將更加激烈。我國(guó)信息產(chǎn)業(yè)雖然在20世紀(jì)末取得了迅猛發(fā)展,但與發(fā)達(dá)國(guó)家相比,甚至與印度、愛(ài)爾蘭等國(guó)家相比,還有很大差距。國(guó)家信息化的發(fā)展速度和信息產(chǎn)業(yè)的國(guó)際競(jìng)爭(zhēng)能力,最終都將取決于信息科學(xué)技術(shù)人才的質(zhì)量和數(shù)量。引進(jìn)國(guó)外信息科學(xué)和技術(shù)優(yōu)秀教材,在有條件的學(xué)校推動(dòng)開(kāi)展英語(yǔ)授課或雙語(yǔ)教學(xué),是教育部為加快培養(yǎng)大批高質(zhì)量的信息技術(shù)人才采取的一項(xiàng)重要舉措。為此,教育部要求由高等教育出版社首先開(kāi)展信息科學(xué)和技術(shù)教材的引進(jìn)試點(diǎn)工作。同時(shí)提出了兩點(diǎn)要求,一是要高水平,二是要低價(jià)格。在高等教育出版社和信息科學(xué)技術(shù)引進(jìn)教材專(zhuān)家組的努力下,經(jīng)過(guò)比較短的時(shí)間,第一批引進(jìn)的20多種教材已經(jīng)陸續(xù)出版。這套教材出版后受到了廣泛的好評(píng),其中有不少是世界信息科學(xué)技術(shù)領(lǐng)域著名專(zhuān)家、教授的經(jīng)典之作和反映信息科學(xué)技術(shù)最新進(jìn)展的優(yōu)秀作品,代表了目前世界信息科學(xué)技術(shù)教育的一流水平,而且價(jià)格也是最優(yōu)惠的,與國(guó)內(nèi)同類(lèi)自編教材相當(dāng)。這項(xiàng)教材引進(jìn)工作是在教育部高等教育司和高教社的共同組織下,由國(guó)內(nèi)信息科學(xué)技術(shù)領(lǐng)域的專(zhuān)家、教授廣泛參與,在對(duì)大量國(guó)外教材進(jìn)行多次遴選的基礎(chǔ)上,參考了國(guó)內(nèi)和國(guó)外著名大學(xué)相關(guān)專(zhuān)業(yè)的課程設(shè)置進(jìn)行系統(tǒng)引進(jìn)的。其中,John Wiley公司出版的貝爾實(shí)驗(yàn)室信息科學(xué)研究中心副總裁Silberchatz教授的經(jīng)典著作《操作系統(tǒng)概念》,是我們經(jīng)過(guò)反復(fù)談判,做了很多努力才得以引進(jìn)的。William Stallings先生曾編寫(xiě)了在美國(guó)深受歡迎的信息科學(xué)技術(shù)系列教材,其中有多種教材獲得過(guò)美國(guó)教材和學(xué)術(shù)著作者協(xié)會(huì)頒發(fā)的計(jì)算機(jī)科學(xué)與工程教材獎(jiǎng),這批引進(jìn)教材中就有他的兩本著作。留美中國(guó)學(xué)者Jiawei Han先生的《數(shù)據(jù)挖掘》是該領(lǐng)域中具有里程碑意義的著作。由達(dá)特茅斯學(xué)院刀Thomas Cormen和麻省理工學(xué)院、哥倫比亞大學(xué)的幾位學(xué)者共同編著的經(jīng)典著作《算法導(dǎo)論》,在經(jīng)歷了11年的錘煉之后于2001年出版了第二版。目前任教于美國(guó)Massachusetts大學(xué)的James Kurose教授,曾在美國(guó)三所高校先后10次獲得杰出教師或杰出教學(xué)獎(jiǎng),由他主編的《計(jì)算機(jī)網(wǎng)絡(luò)》出版后,以其體系新穎、內(nèi)容先進(jìn)而倍受歡迎。在努力降低引進(jìn)教材售價(jià)方面,高等教育出版社做了大量和細(xì)致的工作。這套引進(jìn)的教材體現(xiàn)了權(quán)威性、系統(tǒng)性、先進(jìn)性和經(jīng)濟(jì)性等特點(diǎn)。教育部也希望國(guó)內(nèi)和國(guó)外的出版商積極參與此項(xiàng)工作,共同促進(jìn)中國(guó)信息技術(shù)教育和信息產(chǎn)業(yè)的發(fā)展。我們?cè)谂c外商的談判工作中,不僅要堅(jiān)定不移地引進(jìn)國(guó)外最優(yōu)秀的教材,而且還要千方百計(jì)地將版權(quán)轉(zhuǎn)讓費(fèi)降下來(lái),要讓引進(jìn)教材的價(jià)格與國(guó)內(nèi)自編教材相當(dāng),讓廣大教師和學(xué)生負(fù)擔(dān)得起。中國(guó)的教育市場(chǎng)巨大,外國(guó)出版公司和國(guó)內(nèi)出版社要通過(guò)擴(kuò)大發(fā)行數(shù)量取得效益。在引進(jìn)教材的同時(shí),我們還應(yīng)做好消化吸收,注意學(xué)習(xí)國(guó)外先進(jìn)的教學(xué)思想和教學(xué)方法,提高自編教材的水平,使我們的教學(xué)和教材在內(nèi)容體系上,在理論與實(shí)踐的結(jié)合上,在培養(yǎng)學(xué)生的動(dòng)手能力上能有較大的突破和創(chuàng)新。

作者簡(jiǎn)介

暫缺《數(shù)字設(shè)計(jì):英文版》作者簡(jiǎn)介

圖書(shū)目錄

PREFACE                  
 1  BINARY SYSTEMS                  
 1-1 Digital Systems                  
 1-2 Binary Numbers                  
 1-3 Number Base Conversions                  
 1-4 Octal and Hexadecimal Numbers                  
 1-5 Complements                  
 1-6 Signed Binary Numbers                  
 1-7 Binary Codes                  
 1-8 Binary Storage and Registers                  
 1-9 Binary Logic                  
 2   BOOLEAN ALCEBRA AND LOCIC CATES                  
 2-1 Basic Definitions                  
 2-2 Axiomatic Definition of Boolean Algebra                  
 2-3 Basic Theorems and Properties                  
 of Boolean Algebra                  
 2-4 Boolean Functions                  
 2-5 Canonical and Standard Forms                  
 2-6 Other Logic Operations                  
 2-7 Digital Logic Cates                  
 2-8 integrated Circuits                  
 3 CATE-LEVEL MINIMIZATION                  
 3-1  The Map Method                  
 3-2  Four-Variable Map                  
 3-3  Five-Variable Map                  
 3-4 Product of Sums Simplification                  
 3-5  Don't-Care Conditions                  
 3-6  NAND and NOR Implementation                  
 3-7  Other Two-Level Implementations                  
 3-8  Exclusive-OR Function                  
 3-9  Hardware Description Language (HDL)                  
 4 COMBINATIONAL LOCIC                  
 4-1  Combinational Circuits                  
 4-2  Analysis Procedure                  
 4-3  Design Procedure                  
 4-4  Binary Adder-Subtractor                  
 4-5  Decimal Adder                  
 4-6  Binary Multiplier                  
 4-7  Magnitude Comparator                  
 4-8  Decoders                  
 4-9  Encoders                  
 4-10 Multiplexers                  
 4-11 HDL For Combinational Circuits                  
 5 SYNCHRONOUS SEQUENTIAL LOCIC                  
 5-1  Sequential Circuits                  
 5-2  Latches                  
 5-3  Flip-Flops                  
 5-4  Analysis of Clocked Sequential Circuits                  
 5-5  HDL For Sequential Circuits                  
 5-6  State Reduction and Assignment                  
 5-7  Design Procedure                  
 6 RECISTERS AND COUNTERS                  
 6-1  Registers                  
 6-2  Shift Registers                  
 6-3  Ripple Counters                  
 6-4  Synchronous Counters                  
 6-5  Other Counters                  
 6-6  HDL for Registers and Counters                  
 7 MEMORY AND PROCRAMMABLE LOGIC                  
 7-1  Introduction                  
 7-2  Random-Access Memory                  
 7-3  Memory Decoding                  
 7-4  Error Detection and Correction                  
 7-5  Read-Only Memory                  
 7-6  Programmable Logic Array                  
 7-7  Programmable Array Logic                  
 7-8  Sequential Programmable Devices                  
 8 RECISTER TRANSFER LEVEL                  
 8-1  Register Transfer Level (RTL) Notation                  
 8-2  Register Transfer Level in HDL                  
 8-3  Algorithmic State Machines (ASM)                  
 8-4  Design Example                  
 8-5  HDL Description of Design Example                  
 8-6  Binary Multiplier                  
 8-7  Control Logic                  
 8-8  HDL Description of Binary Multiplier                  
 8-9  Design With Muitiplexers                  
 9 ASYNCHRONOUS SEQUENTlAL LOCIC                  
 9-1  Introduction                  
 9-2  Anaiysis Procedure                  
 9-3  Circuits With Latches                  
 9-4  Design Procedure                  
 9-5  Reduction of State and Flow Tables                  
 9-6  Race-Free State Assignment                  
 9-7  Hazards                  
 9-8  Design Exampie                  
 10 DICITAL INTECRATED CIRCUITS                  
 10-1  Introduction                  
 10-2  Special Characteristics                  
 10-3  Bipolar-Transistor Characteristics                  
 10-4  RTL and DTL Circuits                  
 10-5  Transistor-Transistor Logic (TTL)                  
 10-6  Emitter-Coupled Logic (ECL)                  
 10-7  Metal-Oxide Semiconductor (MOS)                  
 10-8  Complementary MOS (CMOS)                  
 10-9  CMOS Transmission Cate Circuits                  
 10-10 Switch-Lever Modeling With HDL                  
 11  LABORATORY EXPERIMENTS                  
 11-0 Introduction to Experiments                  
 11-1 Binary and Decimal Numbers                  
 11-2 Digital Logic Gates                  
 11-3 Simplification of Boolean Functions                  
 11-4 Combinational Circuits                  
 11-5 Code Conveners                  
 11-6 Design with Multiplexers                  
 11-7 Adders and Subtractors                  
 11-8 Flip-flops                  
 11-9 Sequential Circuits                  
 11-10 Counters                  
 11-11 Shift Registers                  
 11-12 Serial Addition                  
 11-13 Memory Unit                  
 11-14 Lamp Handball                  
 11-15 Clock-Pulse Cenerator                  
 11-16 Parallel Adder and Accumulator                  
 11-17 Binary Multiplier                  
 11-18 Asynchronous Sequential Circuits                  
 11-19 Verilog HDL Simulation Experiments                  
 12 STANDARD CRAPHIC SYMBOLS                  
 12-1 Rectangular-Shape Symbols                  
 12-2 Qualifying Symbols                  
 12-3 Dependency Notation                  
 12-4 Symbols For Combinational Elements                  
 12-5 Symbols For Flip-Flops                  
 12-6 Symbols For Registers                  
 12-7 Symbols For Counters                  
 12-8 Symbol For RAM                  
 ANSWERS TO SELECTED PROBLEMS                  
 INDEX                  
                   

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)