注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書教育/教材/教輔教材高職高專教材EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)

EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)

EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)

定 價:¥14.00

作 者: 尹常永編
出版社: 西安電子科技大學(xué)出版社
叢編項(xiàng): 高職高專系列教材
標(biāo) 簽: Protel/EDA

ISBN: 9787560614281 出版時間: 2004-08-01 包裝: 平裝
開本: 16開 頁數(shù): 210 字?jǐn)?shù):  

內(nèi)容簡介

  《高職高專系列教材:EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)》介紹了數(shù)字系統(tǒng)的設(shè)計(jì)、現(xiàn)代電路與系統(tǒng)設(shè)計(jì)、可編程器件及與可編程器件相對應(yīng)的開發(fā)軟件:ispLEVER、MAX+plus II等。同時介紹了常用的硬件描述語言VHDL,并通過設(shè)計(jì)實(shí)例加以論述。《高職高專系列教材:EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)》內(nèi)容取材新穎,先進(jìn)實(shí)用,敘述簡潔,循序漸進(jìn)。針對EDA技術(shù)的實(shí)際特點(diǎn),《高職高專系列教材:EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)》著重從入門觀、應(yīng)用觀和發(fā)展觀來闡述,突出體現(xiàn)了易學(xué)性、工程性和全局性?!陡呗毟邔O盗薪滩模篍DA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)》既可供高職高專電子類學(xué)生使用,也可作為電子類工程技術(shù)人員的入門教材。

作者簡介

暫缺《EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)》作者簡介

圖書目錄

第1章EDA技術(shù)概述
  1.1  EDA技術(shù)的發(fā)展史
  1.2  EDA技術(shù)的主要內(nèi)容
  1.2.1  大規(guī)??删幊踢壿嬈骷?br />  1.2.2  軟件開發(fā)工具
  1.2.3  輸入方式
  1.2.4  相關(guān)廠商概述
  1.3  EDA技術(shù)的發(fā)展趨勢
  1.3.1  可編程器件的發(fā)展趨勢
  1.3.2  軟件開發(fā)工具的發(fā)展趨勢
  1.3.3  輸入方式的發(fā)展趨勢
第2章  常用數(shù)字電路的設(shè)計(jì)方法
  2.1  組合邏輯電路設(shè)計(jì)的一般方法
  2.2  時序邏輯電路的設(shè)計(jì)
第3章  數(shù)字系統(tǒng)的設(shè)計(jì)
  3.1  數(shù)字系統(tǒng)設(shè)計(jì)概述
  3.1.1  數(shù)字系統(tǒng)的組成
  3.1.2  數(shù)字系統(tǒng)的設(shè)計(jì)方法
  3.1.3  數(shù)字系統(tǒng)設(shè)計(jì)的一般過程
  3.2  數(shù)字系統(tǒng)的描述方法
  3.2.1  寄存器傳輸語言
  3.2.2  算法狀態(tài)機(jī)圖(ASM圖)
  3.2.3  備有記憶文檔的狀態(tài)圖(MDS)
  3.3  數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例
  3.3.1  設(shè)計(jì)任務(wù)
  3.3.2  設(shè)計(jì)過程
第4章  VHDL語言基礎(chǔ)
  4.1  VHDL概述
  4.1.1  VHDL語言的起源
  4.1.2  VHDL語言的特點(diǎn)
  4.2 VHDL的基本結(jié)構(gòu)
  4.2.1  實(shí)體(ENTITY)
  4.2.2  結(jié)構(gòu)體(ARCHITECTURE)
  4.2.3  庫(LIBRARY)
4.2.4  程序包(PACKAGE)
  4.2.5  配置(CONFIGURATION)
  4.3  VHDL的數(shù)據(jù)及文字規(guī)則
  4.3.1  VHDL的文字規(guī)則
  4.3.2  VHDL的數(shù)據(jù)對象(DataObject)
  4.3.3  VHDL的數(shù)據(jù)類型(DaraType)
  4.3.4  VHDL的類型轉(zhuǎn)換
  4.4 VHDL的操作符(Operator)
  4.4.1  操作符的種類
  4.4.2  操作符的優(yōu)先級
  4.4.3  邏輯操作符(LogicalOperator)
  4.4.4  關(guān)系操作符(RelationalOperatof)
  4.4.5  算術(shù)操作符(ArithmeticOperator)
  4.5  VHDL的/順序語句(SequentialStatement)
  4.5.1  賦值語句
  4.5.2  流程控制語句
  4.5.3  等待語句(WAIT)
  4.5.4  子程序調(diào)用語句
  4.5.5  返回語句(RETURN)
  4.5.6  空操作語句(NULL)
  4.5.7  其他順序語句
  4.6  VHDL的并行語句(ConcurrentStatement)
  4.6.1  塊語句(BlockStatement)
  4.6.2  進(jìn)程語句(ProcessStatement)
  4.6.3  并行過程調(diào)用語句(ConcurrentProcedureCall)
  4.6.4  并行信號賦值語句(ConcurrentSignalAssignment
  4.6.5  元件例化語句(Componentlnstantiation)
  4.6.6  生成語句(GenerateStatement)
第5章  可編程邏輯器件
  5.1  可編程邏輯器件的基本結(jié)構(gòu)及分類
  5.1.1概述
  5.1.2  基本結(jié)構(gòu)及分類
  5.2  低密度可編程邏輯器件GAL
  5.2.1  GAL器件的基本結(jié)構(gòu)
  5.2.2  GAL器件的介紹
  5.2.3  應(yīng)用GAL的設(shè)計(jì)
  5.3  復(fù)雜可編程邏輯器件CPLD
  5.3.1  CPLD的基本結(jié)構(gòu)
  5.3.2  Altera公司的器件特點(diǎn)
  5.3.3  Lattice公司的器件產(chǎn)品
  5.4  現(xiàn)場可編程門陣列(FPGA)的基本結(jié)構(gòu)
  5.4.1  FPGA的整體結(jié)構(gòu)
  5.4.2  SpartanII E系列的基本結(jié)構(gòu)
  5.4.3  XilinxFPGA其他系列簡介
  5.5  其他可編程器件
  5.5.1  在系統(tǒng)可編程數(shù)字開關(guān)GDS和互連器件GDX
  5.5.2  在系統(tǒng)可編程模擬器件
第6章  開發(fā)軟件
  6.1  MAX+plusⅡ簡介
  6.2  MAX+plusⅡ的安裝
  6.3  MAX+plus II的應(yīng)用
  6.3.1  MAX+plusⅡ下的VHDL實(shí)例
  6.3.2  利用庫快速生成功能模塊文件
  6.4  ispLEVER簡介
  6.5  ispLEVER開發(fā)工具的原理圖輸入
  6.6  ispLEVER工具中用VHDL和Verilog語言輸入的設(shè)計(jì)
第7章  設(shè)計(jì)實(shí)例
  實(shí)例1  設(shè)計(jì)38譯碼器
  實(shí)例2  設(shè)計(jì)BCD七段顯示譯碼器
  實(shí)例3  設(shè)計(jì)計(jì)數(shù)器
  實(shí)例4  設(shè)計(jì)模擬74LSl60計(jì)數(shù)器
  實(shí)例5  設(shè)計(jì)交通燈控制器
  實(shí)例6  設(shè)計(jì)乒乓球游戲機(jī)
  實(shí)例7  設(shè)計(jì)掃描數(shù)碼顯示器
  實(shí)例8  數(shù)字頻率計(jì)的設(shè)計(jì)
  實(shí)例9  設(shè)計(jì)數(shù)字鐘
  實(shí)例10  正弦信號發(fā)生器
  附錄A  縮略語詞匯表
  附錄B  常用可編程邏輯器件引腳圖
  參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號