注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)軟件與程序設(shè)計(jì)匯編語(yǔ)言/編譯原理匯編語(yǔ)言、微機(jī)原理及接口技術(shù)

匯編語(yǔ)言、微機(jī)原理及接口技術(shù)

匯編語(yǔ)言、微機(jī)原理及接口技術(shù)

定 價(jià):¥39.00

作 者: 鄭初華主編
出版社: 電子工業(yè)出版社
叢編項(xiàng): 高行學(xué)校計(jì)算機(jī)基礎(chǔ)及應(yīng)用教材
標(biāo) 簽: 匯編語(yǔ)言 程序設(shè)計(jì) 高等學(xué)校 教材

ISBN: 9787121017827 出版時(shí)間: 2006-01-01 包裝: 平裝
開本: 16開 頁(yè)數(shù): 520 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

本書由匯編語(yǔ)言、微機(jī)原理、接口技術(shù)、微機(jī)技術(shù)新發(fā)展及附錄五個(gè)部分組成,適合作為理工類本科匯編語(yǔ)言、微機(jī)原理、接口技術(shù)以及它們的組合課程的教材,也可作為理工類高職高專教材或參考書。.本書主要內(nèi)容有:快速進(jìn)制轉(zhuǎn)換,真值與補(bǔ)碼直接轉(zhuǎn)換,微機(jī)硬件基礎(chǔ),8086/88CPU指令系統(tǒng)以及內(nèi)部結(jié)構(gòu)、引腳、時(shí)序,匯編語(yǔ)言及編程方法,內(nèi)存的存儲(chǔ)原理及與CPU的連接,I/O方式及編程,中斷概念及實(shí)現(xiàn),8255、8253、8251、8250、8237、8279等接口芯片硬件設(shè)計(jì)及編程驅(qū)動(dòng),A/D、D/A轉(zhuǎn)換以及工業(yè)自動(dòng)化控制,鍵盤及接口,顯示及接口,并口通信,串口通信,總線技術(shù),微機(jī)系統(tǒng)應(yīng)用設(shè)計(jì),新發(fā)展概況,實(shí)用附錄等。本書共有17章及7個(gè)附錄。..本次再版,修正了一些錯(cuò)誤,吸取眾多專家學(xué)者、同行師生的意見,增刪了一些內(nèi)容,特別是增加了許多例子,更強(qiáng)調(diào)實(shí)用性及易懂性。...

作者簡(jiǎn)介

暫缺《匯編語(yǔ)言、微機(jī)原理及接口技術(shù)》作者簡(jiǎn)介

圖書目錄

第一部分 匯編語(yǔ)言
第1章 進(jìn)制及碼元
1.1 進(jìn)制轉(zhuǎn)換及計(jì)算
1.1.1 進(jìn)制
1.1.2 進(jìn)制轉(zhuǎn)換的一般方法
1.1.3 進(jìn)制快速轉(zhuǎn)換方法
1.1.4 進(jìn)制計(jì)算
1.2 碼制及其轉(zhuǎn)換
1.2.1 BCD碼
1.2.2 ASCII碼
1.2.3 漢字內(nèi)碼
1.2.4 原碼、反碼和補(bǔ)碼
1.2.5 二進(jìn)制數(shù)據(jù)的表示范圍
1.2.6 真值與補(bǔ)碼之間的直接轉(zhuǎn)換
1.2.7 定點(diǎn)數(shù)和浮點(diǎn)數(shù)
習(xí)題
第2章 微機(jī)硬件基礎(chǔ)
2.1 計(jì)算機(jī)系統(tǒng)概述
2.2 微機(jī)發(fā)展概況
2.2.1 微機(jī)的發(fā)展史
2.2.2 微機(jī)的發(fā)展特點(diǎn)
2.2.3 微機(jī)的分類
2.2.4 評(píng)估微機(jī)性能的主要性能指標(biāo)
2.2.5 微機(jī)的應(yīng)用領(lǐng)域
2.3 8086/88 CPU的編程結(jié)構(gòu)
2.3.1 8086/88 CPU的內(nèi)部結(jié)構(gòu)
2.3.2 8086/88 CPU內(nèi)部的寄存器
2.4 內(nèi)存地址組織及存放次序
2.4.1 8086/88系統(tǒng)的內(nèi)存組織
2.4.2 內(nèi)存物理地址的計(jì)算方法
2.4.3 內(nèi)存單元數(shù)據(jù)的存放次序
2.5 接口、端口及端口地址
習(xí)題
第3章 尋址方式及指導(dǎo)令系統(tǒng)
3.1 基本概念
3.2 尋址方式
3.2.1 操作數(shù)的尋址方式
3.2.2 轉(zhuǎn)移指令的尋址方式
3.3 指令系統(tǒng)
3.3.1 傳送類指令(12條)
3.3.2 算術(shù)運(yùn)算類指令(20條)
3.3.3 位運(yùn)算類指令(12條指令)
3.3.4 CPU控制類指令(12條指令)
3.3.5 I/O類指令(2條指令)
3.3.6 串操作類指令(13條)
3.3.7 轉(zhuǎn)移類指令(26條)
3.4 DOS中斷調(diào)用的BIOS中斷調(diào)用
3.4.1 DOS中斷簡(jiǎn)介
3.4.2 DOS系統(tǒng)功能調(diào)用
3.4.3 返回DOS的方法
3.4.4 BIOS中斷簡(jiǎn)介
習(xí)題
第4章 MASM匯編語(yǔ)言
4.1 匯編語(yǔ)名格式
4.2 表達(dá)式
4.2.1 算術(shù)運(yùn)算
4.2.2 關(guān)系運(yùn)算
4.2.3 位運(yùn)算
4.2.4 分析運(yùn)算
4.2.5 合成運(yùn)算
4.3 偽指令
4.3.1 符號(hào)常量定義
4.3.2 變量定義(數(shù)據(jù)定義)
4.3.3 段定義
4.3.4 段對(duì)應(yīng)
4.3.5 源程序結(jié)束
4.3.6 設(shè)定起始偏移
4.3.7 設(shè)定標(biāo)題及取模塊名
4.3.8 過(guò)程定義
4.3.9 宏定義、宏調(diào)用、宏展開
4.3.10 宏與子程序的比較
4.3.11 完整匯編程序的編程框架
4.4 完整匯編源程序的上機(jī)過(guò)程
4.4.1 上機(jī)主要步驟
4.4.2 其他會(huì)用到的DOS命令
習(xí)題
第5章 匯編程序設(shè)計(jì)
5.1 程序結(jié)構(gòu)
5.2 順序程序設(shè)計(jì)
5.3 分支程序設(shè)計(jì)
5.3.1 單分支程序設(shè)計(jì)
5.3.2 雙分支程序設(shè)計(jì)
5.3.3 邏輯分解法多分支程序設(shè)計(jì)
5.3.4 轉(zhuǎn)移表法多分支程序設(shè)計(jì)
5.3.5 地址表法多分支程序設(shè)計(jì)
5.4 循環(huán)程序設(shè)計(jì)
5.5 子程序設(shè)計(jì)
5.5.1 過(guò)程定義的基本格式
5.5.2 主程序調(diào)用子程序的一般方法
5.5.3 參數(shù)傳遞的方法
5.5.4 現(xiàn)場(chǎng)信息的保護(hù)和恢復(fù)方法
5.5.5 子程序的嵌套調(diào)用
5.6 綜合應(yīng)用舉例
5.7 外部引用與全局說(shuō)明
5.7.1 EXTERN和PUBLIC偽操作
5.7.2 外部過(guò)程的調(diào)用
5.7.3 外部數(shù)據(jù)變量的引用
5.8 高級(jí)語(yǔ)言與匯編語(yǔ)言混合編程
5.8.1 C語(yǔ)言與匯編語(yǔ)言對(duì)應(yīng)關(guān)系
5.8.2 C調(diào)用匯編子程序的規(guī)則
5.8.3 C語(yǔ)言與匯編語(yǔ)言混合編程舉例
習(xí)題
第二部分 微機(jī)原理
第6章 Intel 8086/88微處理器
6.1 8086/88 CPU的內(nèi)部結(jié)構(gòu)
6.2 8086/88 引腳及其功能
6.2.1 8086CPU最小工作模工下的引腳
6.2.2 8088引腳與8086的區(qū)別(最小模式)
6.2.3 8086/88最大模式的引腳與最小模式的區(qū)別
6.3 8086/88 CPU子系統(tǒng)的基本配置
6.3.1 8284時(shí)鐘發(fā)生器
6.3.2 地址鎖存器
6.3.3 數(shù)據(jù)收發(fā)器
6.3.4 最小模式的CPU子系統(tǒng)
6.3.5 8288總線控制器
6.3.6 最大模式的CPU子系統(tǒng)
6.4 總線工作時(shí)序
6.4.1 指令周期、總線周期和時(shí)鐘周期
6.4.2 基本的總線時(shí)序
第7章 內(nèi)存組成、原理與接口
7.1 微機(jī)存儲(chǔ)系統(tǒng)概述
7.1.1 存儲(chǔ)器的分類
7.1.2 半導(dǎo)體存儲(chǔ)器的分類與特點(diǎn)
7.1.3 存儲(chǔ)器的主要性能參數(shù)
7.1.4 微機(jī)存儲(chǔ)系統(tǒng)結(jié)構(gòu)
7.2 半導(dǎo)體存儲(chǔ)器結(jié)構(gòu)與原理
7.2.1 芯片基本結(jié)構(gòu)
7.2.2 RAM存儲(chǔ)原理
7.2.3 ROM存儲(chǔ)原理
7.3 典型的半導(dǎo)體存儲(chǔ)器芯片
7.3.1 SRAM芯片HM6116
7.3.2 SRAM芯片Intel2114
7.3.3 DRAM芯片Intel4164
7.3.4 EPROM芯片Intel27
7.3.5 EEPROM芯片28F010
7.3.6 內(nèi)存芯片引腳總結(jié)
7.3.7 內(nèi)存條
7.4 內(nèi)存組成及其與系統(tǒng)總線的連接
7.4.1 內(nèi)存組成與接口設(shè)計(jì)的基本工作
7.4.2 用譯碼器實(shí)現(xiàn)芯片選擇
7.4.3 實(shí)現(xiàn)芯片選擇的三種方法
7.4.4 DRAM的連接
7.4.5 RAM的備份電源技術(shù)
7.5 PC系列微機(jī)的內(nèi)存組織
7.5.1 內(nèi)存分體結(jié)構(gòu)
7.5.2 內(nèi)存空間分配
習(xí)題
第8章 輸入/輸出(I/O)系統(tǒng)
8.1 接口技術(shù)概述
8.1.1 接口的概念
8.1.2 接口的功能
8.1.3 CPU與外設(shè)之間傳送的信息
8.1.4 端口地址的編址方式
8.2 I/O端口讀定技術(shù)
8.2.1 I/O端口地址譯碼技術(shù)
8.2.2 I/O端口的讀寫控制
8.3 I/O設(shè)備數(shù)據(jù)傳送控制方式
8.3.1 無(wú)條件傳送方式
8.3.2 查詢傳送方式
8.3.3 中斷傳送方式
8.3.4 DMA(直接存儲(chǔ)器存?。┓绞?br />8.3.5 IOP(輸入輸出處理機(jī))方式
8.4 簡(jiǎn)單的輸/輸出接口芯片
8.4.1 芯片功能簡(jiǎn)介
8.4.2 芯片應(yīng)用舉例
習(xí)題
第9章 中斷技術(shù)
9.1 中斷的基本原理
9.1.1 中斷過(guò)程
9.1.2 中斷優(yōu)先權(quán)
9.1.3 中斷嵌套(多重中斷)
9.2 8086/88的中斷系統(tǒng)
9.2.1 8086/88中斷的總體分類
9.2.2 外部中斷
9.2.3 內(nèi)部中斷
9.2.4 8086/88的中斷管理
9.3 可編程中斷控制器8259A(PIC)
9.3.1 8259A的結(jié)構(gòu)及邏輯功能
9.3.2 8259A的引腳
9.3.3 端口區(qū)分
9.3.4 中斷響應(yīng)過(guò)程
9.3.5 8259A的編程
9.3.6 8259A的操作方式
9.4 8259A在微機(jī)系統(tǒng)中的應(yīng)用
9.4.1 8259A在IBM PC/XT中的應(yīng)用
9.4.2 8259A在PC/AT中的應(yīng)用
9.5 中斷接口技術(shù)
9.5.1 中斷源的接口設(shè)計(jì)
9.5.2 中斷服務(wù)程序的編制
9.5.3 中斷服務(wù)程序的裝載
9.5.4 中斷服務(wù)程序編制實(shí)例
習(xí)題
第三部分 接口技術(shù)
第10章 可編程接口芯片及其應(yīng)用
10.1 可編程并行接口芯片8255A
10.1.1 8255A的結(jié)構(gòu)及引腳功能
10.1.2 8255A端口尋址
10.1.3 8255A的工作方式及控制字
10.1.4 8255A的初始化及應(yīng)用舉例
10.2 可編程的定時(shí)/計(jì)數(shù)器芯片8253
10.2.1 8253簡(jiǎn)
10.2.2 8253工作方式與操作時(shí)序
10.2.3 8253的初始化
10.2.4 8253的應(yīng)用舉例
10.3 可編程DMA控制器8237A
10.3.1 8237A的結(jié)構(gòu)和功能
10.3.2 8237A初始化編程
10.4 數(shù)據(jù)采集系統(tǒng)接口技術(shù)
10.4.1 概述
10.4.2 D/A轉(zhuǎn)換器
10.4.3 A/D轉(zhuǎn)換器
10.4.4 典型ADC器件ADC0808/0809及其應(yīng)用
10.5 可編程接口芯片的綜合應(yīng)用
習(xí)題
第11章 總線技術(shù)
11.1 概述
11.1.1 總線的分類
11.1.2 總線信號(hào)的分類
11.1.3 總線的標(biāo)準(zhǔn)化
11.1.4 總線規(guī)范的基本內(nèi)容
11.1.5 總線的發(fā)展趨勢(shì)
11.2 系統(tǒng)總線概述
11.3 ISA總線
11.3.1 PC總線
11.3.2 ISA總線
11.4 EISA和VESA總線
11.4.1 EISA總線
11.4.2 VESA總線
11.5 PCI總線
11.5.1 PCI總線的特點(diǎn)
11.5.2 PCI總線信號(hào)的定義
11.5.3 PCI總線的系統(tǒng)結(jié)構(gòu)
11.5.4 PCI總線產(chǎn)品的開發(fā)
11.6 第三代總線3GIO介紹
11.6.1 3GIO主要特點(diǎn)
11.6.2 3GIO架構(gòu)
11.6.3 I/O標(biāo)準(zhǔn)之爭(zhēng)
11.7 AGP總線
11.7.1 AGP總線接口的來(lái)由
11.7.2 AGP總線的技術(shù)配套
11.8 AMR、CNR和ACR總線
11.9 IEEE-488總線
習(xí)題
第12章 鍵盤接口
12.1 概述
12.1.1 鍵開關(guān)與鍵盤的分類
12.1.2 鍵盤接口的基本功能
12.2 非編碼鍵盤接口及共控制
12.2.1 簡(jiǎn)單鍵秀接口與行掃描法
12.2.2 可編程接口與線反轉(zhuǎn)法
12.3 IBM PC的鍵盤接口
12.3.1 IBM PC的鍵盤
12.3.2 PC擴(kuò)展鍵盤的接口電路
12.3.3 鍵盤中斷服務(wù)與調(diào)用
12.4 鍵盤、數(shù)碼管顯示接口芯片8279
12.4.1 8279內(nèi)部結(jié)構(gòu)及外部引腳
12.4.2 8279命令字
12.4.3 8279狀態(tài)字
12.4.4 8279芯片應(yīng)用舉例
習(xí)題
第13章 顯示接口
13.1 LED顯示器件及其接口
13.1.1 概述
13.1.2 數(shù)據(jù)碼管顯示接口分析/設(shè)計(jì)
13.1.3 用MC14499譯碼器擴(kuò)展LED顯示接口
13.2 液晶顯示器(LCD)及其接口
13.2.1 液晶顯示器的原理和結(jié)構(gòu)
13.2.2 液晶顯示器的分類
13.2.3 LCD的驅(qū)動(dòng)方式和驅(qū)動(dòng)原理
13.2.4 LCD顯示器接口的設(shè)計(jì)及應(yīng)用
13.2.5 液晶顯示模塊或組件
13.3 CRT顯示器及其接口
13.3.1 概述
13.3.2 單色顯示適配器(MDA)
13.3.3 彩色圖形適配器(CGA)
13.3.4 EGA、VGA、SVGA圖形顯示適配器
習(xí)題
第14章 打印機(jī)及并口通信技術(shù)
14.1 打印機(jī)的主要類型與工作原理
14.1.1 打印機(jī)的主要分類
14.1.2 打印機(jī)的結(jié)構(gòu)及工作原理
14.2打印機(jī)并行接口
14.2.1 并行接口標(biāo)準(zhǔn)Centronic
14.2.2 打印機(jī)的工作過(guò)程及接口電路
14.3 并行打印機(jī)適配器
14.4 并行打印接口轉(zhuǎn)換成GPIB-488接口
14.4.1 GPIB-488總線
14.4.2 并行打印接口轉(zhuǎn)換成GPIB-488接口電路
14.5 基于并行接口的硬件設(shè)計(jì)及軟件編程
14.5.1 兩臺(tái)計(jì)算機(jī)通過(guò)并口進(jìn)行通信
14.5.2 計(jì)算機(jī)并口用于輸出的設(shè)計(jì)
14.5.3 計(jì)算機(jī)并口用于輸入的設(shè)計(jì)
14.5.4 智能化儀器與計(jì)算機(jī)并口通信的設(shè)計(jì)
習(xí)題
第15章 串行通信技術(shù)
15.1 概述
15.1.1 并行和串行傳輸
15.1.2 同步通信與異步通信
15.2 RS-232串行接口技術(shù)
15.2.1 異步申行通信的信號(hào)形式
15.2.2 調(diào)制解調(diào)器及數(shù)據(jù)通信的基本原理
15.2.3 RS-232串行接口
15.2.4 RS-422、和RS-485標(biāo)準(zhǔn)接口
15.3 可編程串行接口芯片Intel8251A
15.3.1 Intel8251A的基本性能
15.3.2 Intel8251A的內(nèi)部結(jié)構(gòu)及外部引腳
15.3.3 8251A的控制字及初始化
15.3.4 8251的應(yīng)用舉例
15.4 通用異步通信接口芯片INS 8250
15.4.1 異步串行口的硬件邏輯
15.4.2 INS 8250內(nèi)部寄存器定義
15.4.3 微機(jī)查詢式編程舉例
15.4.4 中斷I/O異步通信編程方法
15.4.5 異步通信中斷程序模式及應(yīng)用舉例
15.5 基于RS-232串行接口的硬件設(shè)計(jì)及軟件編程
15.6 USB接口技術(shù)
15.6.1 USB接口研制的動(dòng)機(jī)及設(shè)計(jì)目標(biāo)
15.6.2 USB結(jié)構(gòu)
15.6.3 USB的特點(diǎn)
15.6.4 USB主機(jī)和USB設(shè)備
15.6.5 USB數(shù)據(jù)流
15.7 USB閃盤的軟硬件開發(fā)技術(shù)
15.7.1 閃盤的內(nèi)部結(jié)構(gòu)和特點(diǎn)
15.7.2 單片機(jī)方面的軟件設(shè)計(jì)
15.7.3 主機(jī)方面的軟件設(shè)計(jì)
15.8 IEEE1394接口技術(shù)
15.8.1 IEEE1394接口
15.8.2 IEEE1394串行接口的總線結(jié)構(gòu)
15.8.3 IEEE1394接口應(yīng)用
習(xí)題
第16章 微型計(jì)算機(jī)應(yīng)用系統(tǒng)的設(shè)計(jì)
16.1 微型計(jì)算機(jī)應(yīng)用系統(tǒng)設(shè)計(jì)概述
16.1.1 微型計(jì)算機(jī)測(cè)控系統(tǒng)的結(jié)構(gòu)
16.1.2 微型計(jì)算機(jī)測(cè)控系統(tǒng)的設(shè)計(jì)原則
16.2 微型計(jì)算機(jī)應(yīng)用系統(tǒng)的設(shè)計(jì)原則
16.3 微型計(jì)算機(jī)應(yīng)用系統(tǒng)的可靠性技術(shù)
16.4 微型計(jì)算機(jī)應(yīng)用系統(tǒng)設(shè)計(jì)實(shí)例
16.5 基于PC打印口實(shí)時(shí)邏輯采樣的數(shù)字信號(hào)處理系統(tǒng)
16.5.1 工作原理
16.5.2 程序設(shè)計(jì)
16.5.3 實(shí)現(xiàn)方法
16.6 IBM PC/XT微機(jī)系統(tǒng)板組成原理
習(xí)題
第四部分 微機(jī)技術(shù)新發(fā)展
第17章 微機(jī)新發(fā)展概述
17.1 微處理器
17.1.1 Interl Celeron七代簡(jiǎn)述
17.1.2 Intel P4 CPU
17.1.3 AMD CPU
17.2 微機(jī)主板及相關(guān)部件
17.3 主板芯片組
17.3.1 主板芯片組概述
17.3.2 Intel芯片組
17.3.3 威盛芯片組
17.3.4 AMD芯片組
17.4 內(nèi)存
17.4.1 發(fā)展簡(jiǎn)史
17.4.2 內(nèi)存在X86的架構(gòu)下發(fā)展趨勢(shì)
17.4.3 DRAM產(chǎn)品的種為及特點(diǎn)
17.4.4 DRDRAM與SRAM特性比較
17.4.5 內(nèi)存顆粒
17.4.6 DRAM模組規(guī)格
17.5 顯卡
17.5.1 顯卡發(fā)展史回顧
17.5.2 顯卡的基本結(jié)構(gòu)
17.5.3 顯卡的顯示原理與性能
17.5.4 顯示芯片及顯卡的主要類型
17.5.5 顯卡接口技術(shù)
17.6 硬盤及硬盤相關(guān)技術(shù)
17.6.1 硬盤的發(fā)展概況
17.6.2 硬盤相關(guān)技術(shù)
第五部分 附錄
附錄A DOS功能調(diào)用
附錄B BIOS中斷
附錄C 匯編錯(cuò)誤信息中英文對(duì)照表
附錄D DEBUG命令格式及使用說(shuō)明
附錄E 標(biāo)準(zhǔn)ASCII碼表
附錄F CMOS參數(shù)特征
附錄G P4相對(duì)8086/88新增指令系統(tǒng)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)