注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)輔助設(shè)計(jì)與工程計(jì)算其他相關(guān)軟件Altium Designer6.0中文版FPGA設(shè)計(jì)教程

Altium Designer6.0中文版FPGA設(shè)計(jì)教程

Altium Designer6.0中文版FPGA設(shè)計(jì)教程

定 價(jià):¥29.00

作 者: 閆勝利, 袁芳革編著
出版社: 電子工業(yè)出版社
叢編項(xiàng): EDA工具應(yīng)用叢書(shū)
標(biāo) 簽: 印刷電路 計(jì)算機(jī)輔助設(shè)計(jì) 應(yīng)用軟件

ISBN: 9787121026164 出版時(shí)間: 2006-05-01 包裝: 膠版紙
開(kāi)本: 26cm 頁(yè)數(shù): 299頁(yè) 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

本書(shū)以Protel的最新高端版本Altium Designer 6.0為開(kāi)發(fā)平臺(tái),詳細(xì)介紹了VHDL語(yǔ)言的語(yǔ)法基礎(chǔ)、模塊設(shè)計(jì)方法以及測(cè)試平臺(tái)程序的編寫(xiě)方法。以多個(gè)實(shí)際設(shè)計(jì)實(shí)例為線(xiàn)索,從多個(gè)角度詳細(xì)地介紹了在Altium Designer 6.0系統(tǒng)中設(shè)計(jì)FPGA項(xiàng)目的步驟。以NanoBo~d-NBl開(kāi)發(fā)器為基礎(chǔ),詳細(xì)地介紹了FPGA項(xiàng)目和嵌入式系統(tǒng)項(xiàng)目從設(shè)計(jì)到目標(biāo)板實(shí)現(xiàn)的完整開(kāi)發(fā)過(guò)程,以及NanoBoard-NBl開(kāi)發(fā)器和系統(tǒng)中虛擬儀器的使用方法。 本書(shū)可作為大專(zhuān)院校電子類(lèi)、計(jì)算機(jī)類(lèi)、自動(dòng)化類(lèi)、機(jī)電類(lèi)專(zhuān)業(yè)的教材或教學(xué)參考書(shū),也可供數(shù)字電子電路設(shè)計(jì)人員和大規(guī)模集成電路設(shè)計(jì)工程師參考。

作者簡(jiǎn)介

暫缺《Altium Designer6.0中文版FPGA設(shè)計(jì)教程》作者簡(jiǎn)介

圖書(shū)目錄

第1章 Altium Designer 6.0簡(jiǎn)介
1.1    Protel軟件的最新高端版本Altium Designer 6.0介紹
1.2    Altium Designer 6.0特點(diǎn)
1.3    Altium Designer 6.0的安裝與激活
1.4    Altium Designer 6.0中文版FPGA設(shè)計(jì)環(huán)境簡(jiǎn)介
1.5    思考與練習(xí)
第2章 創(chuàng)建FPGA項(xiàng)目及系統(tǒng)參數(shù)設(shè)置
2.1    創(chuàng)建FPGA項(xiàng)目
2.2    Altium Designer 6.0 FPGA設(shè)計(jì)環(huán)境簡(jiǎn)介
2.3    系統(tǒng)參數(shù)優(yōu)先設(shè)定
2.4    FPGA系統(tǒng)參數(shù)優(yōu)先設(shè)定
2.5    仿真波形參數(shù)設(shè)置
2.6    思考與練習(xí)
第3章 VHDL語(yǔ)言程序設(shè)計(jì)基礎(chǔ)
3.1    FPGA的基本結(jié)構(gòu)
3.2    VHDL語(yǔ)言簡(jiǎn)介
3.3    VHDL程序設(shè)計(jì)的基本結(jié)構(gòu)
3.4    VHDL語(yǔ)言的標(biāo)識(shí)符
3.5    VHDL的對(duì)象
3.6    標(biāo)準(zhǔn)數(shù)據(jù)類(lèi)型
3.7    用戶(hù)自定義數(shù)據(jù)類(lèi)型
3.8    VHDL的運(yùn)算操作符及表達(dá)式
3.9    屬性的描述與定義
3.10    思考與練習(xí)
第4章 VHDL語(yǔ)法基礎(chǔ)
4.1    VHDL語(yǔ)言的順序語(yǔ)句
4.2    并行語(yǔ)句
4.3    思考與練習(xí)
第5章 VHDL程序中的信號(hào)處理
5.1    信號(hào)的驅(qū)動(dòng)源
5.2    信號(hào)的延遲
5.3    仿真周期
5.4    信號(hào)的延遲
5.5    信號(hào)與變量的區(qū)別
5.6    思考與練習(xí)
第6章 系統(tǒng)信真及測(cè)試程序設(shè)計(jì)
6.1    仿真方法
6.2    測(cè)試平臺(tái)的設(shè)計(jì)方法
6.3    表格式測(cè)試平臺(tái)程序設(shè)計(jì)
6.4    文件I/O式測(cè)試平臺(tái)程序設(shè)計(jì)
6.5    思考與練習(xí)
第7章 VHDL語(yǔ)言設(shè)計(jì)FPGA實(shí)例
7.1    功能模塊設(shè)計(jì)實(shí)例
7.2    FPGA項(xiàng)目設(shè)計(jì)實(shí)例
7.3    創(chuàng)建VHDL測(cè)試平臺(tái)
7.4    設(shè)計(jì)項(xiàng)目仿真
7.5    思考與練習(xí)
第8章 設(shè)計(jì)項(xiàng)目的邏輯綜合
8.1    邏輯綜合概述
8.2    綜合參數(shù)設(shè)置
8.3    邏輯綜合
8.4    思考與練習(xí)
第9章 FPGA綜合布線(xiàn)設(shè)計(jì)實(shí)例
9.1    打開(kāi)項(xiàng)目
9.2    創(chuàng)建約束文件
9.3    添加配置
9.4    編譯和綜合
9.5    布局布線(xiàn)進(jìn)程
9.6    下載Bit文件
9.7    思考與練習(xí)
第10章 NanoBoard-NB1開(kāi)發(fā)器
10.1    NanoBoard-NB1開(kāi)發(fā)器標(biāo)準(zhǔn)配置
10.2    NanoBoard-NB1開(kāi)發(fā)器主要接口
10.3    升級(jí)NanoBoard-NB1驅(qū)動(dòng)軟件
10.4    獨(dú)立配置
10.5    NanoBoard-NB1開(kāi)發(fā)器測(cè)試
10.6    子板
10.7    思考與練習(xí)
第11章 嵌入式系統(tǒng)設(shè)計(jì)
11.1    嵌入式系統(tǒng)簡(jiǎn)介
11.2    創(chuàng)建一個(gè)瓣的FPGA項(xiàng)目
11.3    繪制原理圖
11.4    創(chuàng)建嵌入式軟件項(xiàng)目
11.5    設(shè)置嵌入式軟件項(xiàng)目選項(xiàng)參數(shù)
11.6    設(shè)置項(xiàng)目間的關(guān)聯(lián)屬性
11.7    為項(xiàng)目添加配置
11.8    編譯項(xiàng)目產(chǎn)生的文件簡(jiǎn)介
11.9    下載驗(yàn)證設(shè)計(jì)
11.10    思考與練習(xí)
第12章 設(shè)備控制器和虛擬儀器
12.1    NanoBoard控制器
12.2    硬設(shè)備控制器CLKGEN
12.3    頻率發(fā)生器
12.4    頻率計(jì)數(shù)器FRQCNT2
12.5    數(shù)字I/O模塊IOB_X
12.6    邏輯分析儀LAX_X
12.7    思考與練習(xí)
附錄
附錄A Altium Designer 6.0庫(kù)列表
附錄B 元件管腳縮寫(xiě)
附錄C 系統(tǒng)幫助文件簡(jiǎn)介
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)