利用Verilog進行數(shù)字系統(tǒng)設計與仿真是電子系統(tǒng)工程師必備的技能之一,《Verilog HDL數(shù)字設計與建?!纷钔怀龅奶厣褪菍?shù)字電路系統(tǒng)的工程仿真和設計技術進行了深入的討論。由Joseph Cavanagh編著的《Verliog HDL數(shù)字設計與建?!穬热莺w了電路建模、基本語法與電路、典型數(shù)學運算、復雜的編碼/解碼/ 糾錯電路、各類時序狀態(tài)機和完整的流水線 RISC 處理器的設計等。書中給出的所有工程設計實例均為可獨立運行及驗證的實用電路模塊,并給出了所有例子的完整Verilog 源代碼、testbench、仿真結果和仿真波形。附錄中還給出了部分課后習題的參考答案?!禫erliog HDL數(shù)字設計與建?!房勺鳛殡娮有畔㈩惡陀嬎銠C科學等專業(yè)的高年級本科生與研究生的教材,對于初步接觸過數(shù)字邏輯設計的相關領域的工程師也是一本很有價值的參考書。