第1章 概述
1.1 DSP概述
1.1.1 DSP的發(fā)展歷程
1.1.2 DSP芯片的分類
1.1.3 DSP芯片特點
1.1.4 性能指標
1.2 TI公司DSP芯片
1.2.1 TMS320C2000系列
1.2.2 TMS320C5000系列
1.2.3 TMS320C6000系列
1.3 TMS320DM642處理器
1.3.1 DM642概述
1.3.2 DM642片上資源
1.3.3 DM642的應用領域
第2章 硬件結構
2.1 CPU結構
2.1.1 中央處理單元CPU
2.1.2 CPU數(shù)據通路與控制
2.2 存儲空間分配
2.2.1 片內存儲器
2.2.2 存儲器空間映射
2.3 片內外設概述
第3章 中斷控制
3.1 中斷類型和中斷信號
3.2 中斷服務表(IsT)
3.2.1 中斷服務取指包(ISFP)
3.2.2 中斷服務表指針寄存器(ISTP)
3.3 中斷控制寄存器
3.4 中斷性能和編程注意事項
3.4.1 中斷捕獲和處理
3.4.2 中斷性能
3.4.3 中斷編程注意事項
3.5 中斷選擇器和外部中斷
3.5.1 DM642可用的中斷源
3.5.2 中斷選擇寄存器
第4章 外部存儲器接口(EMIF)
4.1 概述
4.2 EMIF寄存器
4.2.1 全局控制寄存器(GBLCTL)
4.2.2 EMIFCE空間控制寄存器(CExCTL)
4.2.3 EMIFCE空間第二控制寄存器(CExSEC)
4.2.4 SDRAM控制寄存器(SDCTL)
4.2.5 SDRAM時序寄存器(SDTIM)
4.2.6 SDRAM擴展寄存器(SDEXT)
4.3 存儲器寬度和字節(jié)對齊
4.4 SDRAM接口
4.4.1 SDRAM初始化
4.4.2 C64x頁面邊界監(jiān)測
4,4.3 地址移位
4.4.4 SDRAM刷新
4.4.5 SDRAM自刷新模式
4.4.6 模式寄存器的設置
4.4.7 時序要求
4.4.8 SDRAM休眠(DCAB和DEAC)
4.4.9 激活(ACTV)
4.4.10 SDRAM讀
4.4.11 SDRAM寫
4.5 SBSRAM接口
4.5.1 SBSRAM讀
4.5.2 SBSRAM寫
4.6 可編程同步接口
4.6.1 ZBTSRAM接口
4.6.2 同步FIFO接口
4.7 異步接口
4.7.1 可編程ASRAM參數(shù)
4.7.2 異步讀操作
4.7.3 異步寫操作
4.7.4 輸入準備
4.8 外圍設備數(shù)據傳輸接口(PDT)
4.9 復位EMIF
4.10 HOLD接口
4.11 存儲器請求優(yōu)先級
……
第5章 EDMA控制器
第6章 視頻端口NCXO內插控制口
第7章 外圍設備互聯(lián)接口(PCI)
第8章 主機接口(HPI)
第9章 多通道緩沖串口
第10章 定時器
第11章 通用輸入,輸出(GPIO)
第12章 軟件開發(fā)
第13章 系統(tǒng)設計