注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)人工智能Proteus 8電子線路設(shè)計(jì)與仿真

Proteus 8電子線路設(shè)計(jì)與仿真

Proteus 8電子線路設(shè)計(jì)與仿真

定 價(jià):¥59.00

作 者: 劉德全 著
出版社: 清華大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 計(jì)算機(jī)/網(wǎng)絡(luò) 行業(yè)軟件及應(yīng)用

ISBN: 9787302367246 出版時(shí)間: 2014-09-30 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)基于Proteus 8版本,以典型的應(yīng)用實(shí)例為主線詳細(xì)介紹了Proteus軟件的原理圖設(shè)計(jì)與仿真、印制電路板設(shè)計(jì)以及微處理器仿真等內(nèi)容。其中,原理圖設(shè)計(jì)部分包括原理圖設(shè)計(jì)、層次原理圖設(shè)計(jì)、元件制作與修改等,實(shí)例中的電子電路仿真包括模擬電子電路仿真、數(shù)字電子電路仿真和混合電子電路仿真;印制電路板設(shè)計(jì)部分包括PCB設(shè)計(jì)的基本概念、布局布線、元件封裝設(shè)計(jì)、3D預(yù)覽、Gerbit應(yīng)用等;微處理器部分包括VSM Stdio應(yīng)用、Active Popups應(yīng)用、源代碼調(diào)試和直接調(diào)試等。 本書(shū)注重實(shí)用,圖文并茂,內(nèi)容豐富,通俗易懂,層次分明,易于掌握,可為相關(guān)人員進(jìn)行EDA設(shè)計(jì)、電子信息教學(xué)、電子信息類虛擬實(shí)驗(yàn)室建設(shè)以及學(xué)生做實(shí)驗(yàn)、課程設(shè)計(jì)和畢業(yè)設(shè)計(jì)等提供幫助。

作者簡(jiǎn)介

暫缺《Proteus 8電子線路設(shè)計(jì)與仿真》作者簡(jiǎn)介

圖書(shū)目錄

第1章Proteus電路設(shè)計(jì)基本概述1.1EDA技術(shù)概述1.2ProteusEDA軟件發(fā)展史1.3Proteus8體系結(jié)構(gòu)及特點(diǎn)1.3.1ProteusVSM主要功能1.3.2ProteusPCB1.3.3嵌入式微處理器交互式仿真1.4Proteus的安裝、啟動(dòng)和退出1.4.1Proteus7安裝升級(jí)到Proteus1.4.2Proteus啟動(dòng)1.4.3Proteus關(guān)閉1.5Proteus8界面操作1.5.1主菜單欄1.5.2主工具欄1.5.3主頁(yè)1.6ApplicationFramework1.7應(yīng)用實(shí)例第2章SchematicCapture電路設(shè)計(jì)與仿真2.1SchematicCapture界面2.1.1原理圖編輯區(qū)2.1.3預(yù)覽窗口(OverviewWindow)2.1.4對(duì)象選擇器(ObjectSelector)2.1.5標(biāo)題欄2.1.6菜單欄2.1.7命令工具欄(CommandToolbar)2.1.8模式工具欄(ModeSelectorToolbar)2.1.9旋轉(zhuǎn)、鏡像控制按鈕2.1.10交互式控制按鈕2.1.11狀態(tài)欄2.2SchematicCapture電路設(shè)計(jì)2.2.1電路原理圖設(shè)計(jì)流程2.2.2SchematicCapture編輯環(huán)境設(shè)置2.2.3SchematicCapture系統(tǒng)參數(shù)設(shè)置2.3電路原理圖設(shè)計(jì)2.3.1新建原理圖文件2.3.2從庫(kù)中查找和選取元件2.3.3編輯區(qū)內(nèi)元器件操作2.3.4導(dǎo)線和總線操作2.3.5導(dǎo)線標(biāo)簽?zāi)J?.4SchematicCapture其他模式工具2.4.1SelectionMode(選擇模式)2.4.2JunctionDotMode(接點(diǎn)模式)2.4.3TextScriptMode(文本腳本模式)2.4.4TerminalMode(終端模式)2.5二維繪圖工具2.5.1畫(huà)直線及其風(fēng)格設(shè)置2.5.2畫(huà)矩形及其風(fēng)格設(shè)置2.5.3畫(huà)圓及其風(fēng)格設(shè)置2.5.4畫(huà)弧及其風(fēng)格設(shè)置2.5.5畫(huà)多邊形(封閉曲線)及其風(fēng)格設(shè)置2.5.6放置2D圖形文本及其風(fēng)格設(shè)置2.5.7放置符號(hào)2.5.8放置標(biāo)號(hào)2.6右鍵快捷菜單2.6.1編輯區(qū)的快捷菜單2.6.2預(yù)覽區(qū)、對(duì)象選擇器快捷菜單2.70~33V可調(diào)電源設(shè)計(jì)2.8原理圖風(fēng)格設(shè)置綜合應(yīng)用2.8.1編輯全局風(fēng)格2.8.2局部風(fēng)格設(shè)置2.9LM3914驅(qū)動(dòng)Bargarph電路設(shè)計(jì)第3章ISIS元器件庫(kù)及庫(kù)管理3.1SchematicCapture元器件庫(kù)3.1.1Category(類)3.1.2Sub?category(子類)3.2元器件庫(kù)管理3.2.1庫(kù)操作按鈕3.2.2元器件操作3.3常用元器件使用介紹3.3.1電解電容3.3.2連接器3.3.3調(diào)試工具3.3.4電感器3.3.5二極管3.3.6電機(jī)3.3.7簡(jiǎn)單發(fā)光器件3.3.8電源3.3.9電阻3.3.10網(wǎng)絡(luò)電阻和排阻3.3.11開(kāi)關(guān)3.3.12保險(xiǎn)絲第4章SchematicCapture電路設(shè)計(jì)進(jìn)階4.1PAT(屬性分配工具)4.1.1PAT屬性對(duì)話框4.1.2PAT屬性應(yīng)用4.2SearchandTag(查找和選中工具)4.2.1SearchandTag屬性對(duì)話框4.2.2SearchandTag工具應(yīng)用4.3GlobalAnnotator(全局標(biāo)注器)4.4DesignExplorer(設(shè)計(jì)瀏覽器)4.4.1瀏覽器對(duì)話框4.4.2DesignExplorer快捷菜單4.4.3DesignExplorer應(yīng)用4.5母版4.5.1SchenmaticCapture其他參數(shù)設(shè)置4.5.2母版設(shè)計(jì)4.5.3母版設(shè)計(jì)應(yīng)用第5章SchematicCapture電路多頁(yè)設(shè)計(jì)5.1多頁(yè)設(shè)計(jì)基本概念5.1.1多頁(yè)平行設(shè)計(jì)5.1.2層次電路設(shè)計(jì)5.2多頁(yè)設(shè)計(jì)相關(guān)的命令5.2.1有關(guān)的菜單命令和工具命令5.2.2平行頁(yè)電路圖設(shè)計(jì)5.2.3平行設(shè)計(jì)頁(yè)之間的切換5.3層次電路圖設(shè)計(jì)5.3.1層次式電路設(shè)計(jì)命令5.3.2層次電路圖-父圖繪制5.3.3層次電路圖的子圖設(shè)計(jì)5.3.4層次電路圖的設(shè)計(jì)實(shí)例5.3.5層次電路圖的切換瀏覽第6章ISIS元器件、符號(hào)和模型制作6.1元器件制作6.1.1元器件制作工具欄和菜單欄6.1.2模型分類和制作元器件模型參數(shù)6.2元器件制作實(shí)例6.2.1仿真模型元器件制作6.2.2同類多組元器件74LS04元器件制作6.2.3異類多組元器件JWD?172?1干彈簧繼電器創(chuàng)建6.3符號(hào)和模型制作6.4元器件引腳/門交換屬性設(shè)置6.4.1通過(guò)元器件屬性對(duì)話框?qū)崿F(xiàn)引腳/門交換6.4.2通過(guò)可視化封裝工具實(shí)現(xiàn)引腳/門交換第7章ProteusVSM分析及仿真工具7.1激勵(lì)源7.1.1激勵(lì)源的主要功能和操作7.1.2直流信號(hào)激勵(lì)源7.1.3Sine激勵(lì)源7.1.4Pulse激勵(lì)源7.1.5指數(shù)脈沖激勵(lì)源7.1.6SFFM激勵(lì)源7.1.7Pwlin激勵(lì)源7.1.8File激勵(lì)源7.1.9Audio激勵(lì)源7.1.10Dstate激勵(lì)源7.1.11Dedge激勵(lì)源7.1.12Dpulse激勵(lì)源7.1.13Dclock激勵(lì)源7.1.14Dpattern激勵(lì)源7.1.15腳本激勵(lì)源7.2探針7.2.1電壓探針和電流探針7.2.2電壓探針與電流探針的應(yīng)用7.2.3Tape探針7.3ProteusVSM虛擬儀器7.3.1示波器7.3.2邏輯分析儀7.3.3計(jì)數(shù)器/定時(shí)器7.3.4虛擬終端7.3.5SPI調(diào)試器7.3.6I2C調(diào)試器7.3.7信號(hào)發(fā)生器7.3.8模式發(fā)生器7.3.9電壓表和電流表7.3.10功率計(jì)7.4圖表仿真7.4.1ProteusVSM基于圖表仿真的基本概念7.4.2ASF圖表7.4.3圖表仿真有關(guān)的菜單和命令7.5模擬圖表仿真7.5.1模擬圖表仿真的基本概念7.5.2利用模擬圖表仿真測(cè)試電路中的電壓和電流波形7.5.3利用模擬圖表仿真測(cè)試電路的輸出動(dòng)率7.6數(shù)字圖表仿真7.6.1數(shù)字圖表仿真的基本概念7.6.2利用數(shù)字圖表仿真生成導(dǎo)線信號(hào)7.6.3用數(shù)字圖表生成總線圖表7.7混合分析圖表仿真7.7.1混合分析圖表仿真的基本概念7.7.2混合分析圖表的應(yīng)用7.8頻率分析圖表仿真7.8.1頻率分析圖表仿真的基本概念7.8.2利用頻率分析圖表繪制幅頻特性曲線和相位特性曲線7.8.3利用頻率分析圖表測(cè)試小信號(hào)的輸入/輸出阻抗7.9轉(zhuǎn)移特性分析圖表仿真7.9.1轉(zhuǎn)移特性分析圖表仿真的基本概念7.9.2轉(zhuǎn)移特性分析曲線的應(yīng)用7.10噪聲分析圖表仿真7.10.1噪聲分析圖表仿真的基本概念7.10.2噪聲分析圖表的屬性7.10.3基于噪聲分析圖表的應(yīng)用7.11傅里葉分析圖表仿真7.11.1傅里葉分析圖表仿真的基本概念7.11.2傅里葉分析圖表的屬性7.11.3傅里葉分析圖表應(yīng)用7.12失真分析圖表仿真7.12.1失真分析圖表仿真的基本概念7.12.2基于失真分析圖表的單頻率諧波失真模式應(yīng)用7.12.3基于失真分析圖表的互調(diào)失真模式應(yīng)用7.13音頻分析圖表仿真7.13.1音頻分析圖表仿真的基本概念7.13.2音頻分析圖表的應(yīng)用7.14交互式分析圖表仿真7.14.1交互式分析圖表仿真的基本概念7.14.2基于交互式圖表仿真的應(yīng)用7.15一致性分析圖表仿真7.15.1一致性分析圖表仿真的基本概念7.15.2基于一致性分析圖表的應(yīng)用7.16直流掃描分析圖表仿真7.16.1直流掃描分析圖表仿真的基本概念7.16.2直流掃描分析圖表的應(yīng)用7.17交流掃描分析圖表仿真7.17.1交流掃描分析圖表仿真的基本概念7.17.2交流掃描分析圖表的應(yīng)用7.18交互式仿真7.18.1交互式原理圖的繪制7.18.2交互式仿真數(shù)據(jù)的輸入和輸出第8章SchematicCapture原理圖設(shè)計(jì)后續(xù)處理8.1電氣規(guī)則檢測(cè)報(bào)告8.2元器件清單8.2.1BOM報(bào)表的生成8.2.2BOM報(bào)表窗口的組成及功能8.2.3HTMLView自定義格式實(shí)例8.2.4BOM屬性修改技巧8.3網(wǎng)絡(luò)報(bào)表8.3.1網(wǎng)絡(luò)報(bào)表的基本概念8.3.2網(wǎng)絡(luò)編譯器設(shè)置8.3.3引起網(wǎng)絡(luò)編譯錯(cuò)誤的常見(jiàn)問(wèn)題8.4電路圖紙輸出8.4.1位圖輸出8.4.2圖元輸出8.4.3DXF輸出8.4.4EPS輸出8.4.5PDF輸出8.5.6向量輸出8.5電路圖紙打印輸出8.5.1長(zhǎng)期設(shè)置8.5.2臨時(shí)設(shè)置第9章ARESPCBLayout設(shè)計(jì)基礎(chǔ)9.1PCB板層結(jié)構(gòu)及術(shù)語(yǔ)9.1.1PCB板9.1.2PCB板層結(jié)構(gòu)9.1.3封裝和其他9.1.4銅膜導(dǎo)線、飛線與力向量9.1.5安全間距9.1.6布線拐角斜接9.1.7自動(dòng)縮頸9.2PCBLayout的主要特性9.3PCBLayout界面9.3.1PCBLayout啟動(dòng)9.3.2PCBLayout窗口9.4ARESPCBLayout菜單欄9.4.1File菜單9.4.2View菜單9.4.3Edit菜單9.4.4Library菜單9.4.5Tools菜單9.4.6Technology菜單9.4.7System菜單9.5選擇過(guò)濾器的使用實(shí)例第10章PCBLayout結(jié)構(gòu)設(shè)計(jì)10.1封裝庫(kù)及庫(kù)管理10.1.1封裝庫(kù)10.1.2封裝庫(kù)的管理10.1.3符號(hào)庫(kù)及符號(hào)庫(kù)的管理10.1.4庫(kù)清理10.2器件放置、編輯和新建10.2.1放置元器件、編輯元器件和新建元器件10.2.2放置封裝、編輯封裝屬性和新建封裝10.2.3放置焊盤、編輯焊盤屬性和新建焊盤10.2.4二維圖形的放置與屬性編輯10.2.5焊盤棧10.2.6板界框10.3PCB設(shè)計(jì)規(guī)則和層設(shè)計(jì)10.3.1DesignRuleManager(設(shè)計(jì)規(guī)則管理器)10.3.2設(shè)計(jì)規(guī)則檢測(cè)10.3.3層使用設(shè)計(jì)10.3.4層對(duì)設(shè)計(jì)10.3.5PCB的基本框架定義10.3.6ARESPCBLayout設(shè)計(jì)模板10.4元器件封裝制作10.5CrossProbing10.5.1自動(dòng)CrossProbing模式10.5.2CrossProbing模式工具應(yīng)用第11章ARESPCBLayout布局、布線、覆銅和其他操作11.1布局11.1.1手動(dòng)布局11.1.2自動(dòng)布局11.1.3Nelitst信息欄與布局11.1.4引腳/門交換及回注11.2布線11.2.1布線的基本設(shè)計(jì)11.2.2手動(dòng)布線11.2.3自動(dòng)布線11.2.4禁止布線層11.2.5銅箔導(dǎo)線的編輯11.3覆銅11.3.1設(shè)計(jì)覆銅11.3.2覆銅編輯11.4Teardrop操作11.5ARESPCBLayout綜合設(shè)計(jì)應(yīng)用11.6Import/ExportProjectClip命令第12章PCBLayout輸出12.1PCBLayout輸出12.1.1Output菜單12.1.2打印設(shè)置與打印12.1.3打印部分PCB圖12.1.4PCBLayout導(dǎo)出圖形12.1.5生產(chǎn)前預(yù)檢查12.2生產(chǎn)數(shù)據(jù)輸出12.2.1生成Gerbit/Excellon文件12.2.3生成測(cè)試文件12.2.4生成ODB++數(shù)據(jù)庫(kù)12.2.5生成IDF數(shù)據(jù)庫(kù)12.3PCB數(shù)據(jù)導(dǎo)入12.3.1導(dǎo)入DXF12.3.2拼版12.4GerberView12.4.1Gerber非排版模式12.4.2Gerber排版模式12.4.3Gerber拼版12.4.4Proteus通過(guò)Gerber與其他EDA軟件關(guān)聯(lián)第13章PCBLayout3D預(yù)覽13.13D預(yù)覽窗口13.1.1菜單欄13.1.2導(dǎo)航欄13.23D預(yù)覽參數(shù)設(shè)置13.2.1尺寸配置13.2.2顏色配置13.2.3顯卡設(shè)置第14章嵌入式微處理器仿真14.1VSMStudioIDE14.1.1VSMStdioIDE界面14.1.2VSMStdioIDE環(huán)境設(shè)置14.2VSMStdioIDE編譯器14.2.1VSMStdioIDE支持的編譯軟件14.2.2編譯器檢測(cè)14.2.3編譯器的配置14.2.4VSMStudio仿真實(shí)例14.3Proteus8中配置VSMStudio并仿真14.3.1創(chuàng)建項(xiàng)目時(shí)配置VSMStudio14.3.2生成項(xiàng)目后創(chuàng)建VSMStudio單片機(jī)14.3.3運(yùn)行仿真14.4源代碼程序調(diào)試14.4.1ActivePopups14.4.2設(shè)置斷點(diǎn)仿真14.4.3單步執(zhí)行程序14.4.4調(diào)試窗口14.5DirectSimulation(直接仿真模式)14.5.1程序代碼窗口14.5.2程序調(diào)試14.6診斷工具14.6.1診斷工具的配置14.6.2仿真日志14.7中斷觸發(fā)器14.7.1電壓探針中斷源14.7.2調(diào)試中斷觸發(fā)源附錄A微處理器族及其分類參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)