注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)工業(yè)技術(shù)自動化技術(shù)、計算技術(shù)電子設計自動化技術(shù)(第二版)

電子設計自動化技術(shù)(第二版)

電子設計自動化技術(shù)(第二版)

定 價:¥35.00

作 者: 李平,李輝,杜濤,謝小東 著
出版社: 電子科技大學出版社
叢編項: 高等學校教材
標 簽: 暫缺

購買這本書可以去


ISBN: 9787564723415 出版時間: 2014-05-01 包裝: 平裝
開本: 16開 頁數(shù): 287 字數(shù):  

內(nèi)容簡介

《電子設計自動化技術(shù)(第二版)/高等學校教材》是編著結(jié)合多年的電子設計自動化(EDA)教學實踐和二十多年電子設計與芯片設計經(jīng)驗編著而成?!峨娮釉O計自動化技術(shù)(第二版)/高等學校教材》具有線條清晰、深入淺出、易學易懂的特點,使讀者能夠較快地理解并掌握基于硬件描述語言的EDA設計方法。
  《電子設計自動化技術(shù)(第二版)/高等學校教材》的主要內(nèi)容包括:EDA設計方法與技能、VHDL程序的結(jié)構(gòu)及其描述方式、VHDL語言規(guī)則、VHDL的主要描述語句、VHDL的設計共享、VHDL設計錄入與仿真調(diào)試方法、組合邏輯電路設計、時序邏輯電路設計、邏輯系統(tǒng)的狀態(tài)機設計、VHDL的FPGA實現(xiàn)方法、VHDL的ASIC實現(xiàn)方法、快速掌握VerilogHDL、高層次綜合等。
  《電子設計自動化技術(shù)(第二版)/高等學校教材》適用于高等院校電子信息類專業(yè)的高年級本科生和研究生,也可供工程技術(shù)人員參考。

作者簡介

暫缺《電子設計自動化技術(shù)(第二版)》作者簡介

圖書目錄

第1章 電子設計自動化(EDA)與硬件描述語言(HDL)
1.1 TOP-DOWN設計方法
1.1.1 TOP-DOWN設計的主要階段
1.1.2 TOP-DOWN設計方法的特點
1.1.3 TOP-DOWN設計方法的優(yōu)勢
1.1.4 FPGA/CPLD與ASIC兩種物理實現(xiàn)
1.2 硬件描述語言(HDL)
1.2.1 VHDL的特點
1.2.2 HDL的應用及IP核
習題

第2章 VHDL程序的結(jié)構(gòu)及其描述方式
2.1 VHDL程序的結(jié)構(gòu)
2.1.1 實體(ENTITY)
2.1.2 構(gòu)造體(ARCHITECTURE)
2.1.3 VHDL程序的基本構(gòu)成格式
2.2 VHDL描述方式
2.2.1 行為級(Behavior Level)描述
2.2.2 寄存器傳輸級(RTL)描述
2.2.3 結(jié)構(gòu)級(Structural Level)描述
習題

第3章 VHDL語言規(guī)則
3.1 標識符
3.2 數(shù)據(jù)對象
3.2.1 信號
3.2.2 變量
3.2.3 常量申明
3.3 數(shù)據(jù)類型
3.3.1 標準數(shù)據(jù)類型
3.3.2 用戶自定義數(shù)據(jù)類型
3.3.3 用戶自定義子類型
3.3.4 數(shù)據(jù)類型轉(zhuǎn)換
3.4 操作符
習題

第4章 VHDL的主要描述語句
4.1 概述
4.2 并行信號賦值語句
4.3 進程(PROCESS)
4.3.1 顯式進程
4.3.2 隱式進程
4.3.3 進程的執(zhí)行
4.4 順序描述語句
4.4.1 IF語句
4.4.2 CASE語句
4.4.3 LOOP循環(huán)語句
4.5 子程序(suB-PR()GRAM)
4.5.1 函數(shù)(FIJNCTION)
4.5.2 過程(PROCEDJRE)
4.6 塊(BLOCK)
4.7 斷言語句(ASSERT)
4.8 元件語句(COMPONENT)
4.8.1 元件申明
4.8.2 元件調(diào)用
4.8.3 元件配置
4.9 生成語句(GENERATE)
4.9.1 FOR.GENERATE語句
4.9.2 IF.GENERATE語句
習題

第5章 VHDL的設計共享
5.1 程序包(PACKAGE)
5.2 庫(LIBRARY)
5.3 配置(CoNFIGURATION)
5.3.1 實體與構(gòu)造體的連接配置
5.3.2 層與層的連接配置
習題

第6章 VHDL設計錄入與仿真調(diào)試方法
6.1 EDA仿真工具簡介
6.2 創(chuàng)建新的設計(CreatenewWOrk.space)
……
第7章 組合邏輯電路設計
第8章 時序邏輯電路設計
第9章 邏輯系統(tǒng)的狀態(tài)機設計
第10章 VHDL的FPGA實現(xiàn)
第11章 VHDL的ASIC實現(xiàn)
第12章 快速掌握VerilogHDL
第13章 高層次綜合(HLs)
附錄A VHDL與VerilogHDL的主要描述語句
附錄B 《電子設計自動化技術(shù)》課程測試題
附錄C 歷年試題
附錄D 全國EDA大賽試題集錦
附錄E VHDL與VerilogHDL的保留字
附錄F EDA工具軟件一覽表
附錄G 部分FPGA廠家名錄
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號