注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術工業(yè)技術無線電電子學、電信技術基于FPGA的系統(tǒng)優(yōu)化與綜合

基于FPGA的系統(tǒng)優(yōu)化與綜合

基于FPGA的系統(tǒng)優(yōu)化與綜合

定 價:¥139.00

作 者: 瓦萊里·斯克里亞洛夫 著,廖永波 譯
出版社: 機械工業(yè)出版社
叢編項: 國際信息工程先進技術譯叢
標 簽: 暫缺

ISBN: 9787111597223 出版時間: 2018-06-01 包裝: 平裝
開本: 16開 頁數(shù): 375 字數(shù):  

內容簡介

  本書系統(tǒng)介紹了關于FPGA的設計與實現(xiàn)的研究成果。首先,引入數(shù)字系統(tǒng)的設計概念,使用FPGA設計實現(xiàn),并給出基于FPGA的高性能加速的仿真結果;其次,展現(xiàn)更多有限狀態(tài)機(FSM)的理論,闡述減少FPGA基本資源的方法,并講述如何在FPGA中實現(xiàn)小化電路的延時。本書著重介紹了完全綜合的硬件描述規(guī)范,提供大量基于提出的模型和方法的實際設計,探索了涉及核配置邏輯器件和大量嵌入模塊的建模方法。本書可作為普通高等學校微電子、電氣工程、自動化、能源工程等專業(yè)本科生和研究生相關課程的教材或參考書,也可為相關專業(yè)的工程技術人員對FPGA系統(tǒng)的研究設計提供參考。

作者簡介

暫缺《基于FPGA的系統(tǒng)優(yōu)化與綜合》作者簡介

圖書目錄

譯者序
原書前言
縮略語
第一部分 基于FPGA的數(shù)字電路與系統(tǒng)設計
第1章 FPGA結構、可重構結構、嵌入模塊和設計工具3
 1.1 介紹FPGA 3  
1.2 FPGA器件的基礎7  
?。?2.1 XilinxFPGA的可配置邏輯模塊7
 ?。?2.2 AlteraFPGA的邏輯器件10
?。?3 嵌入模塊11  
?。?3.1 嵌入存儲器12  
?。?3.2 嵌入DSP模塊15
 1.4 時鐘分配和復位17
?。?5 設計工具19
?。?6 執(zhí)行和原型機24
?。?7 基于FPGA的電路和系統(tǒng)的交互29
 參考文獻35
第2章 基于FPGA器件的綜合VHDL 37
?。?1 介紹VHDL 37
?。?2 數(shù)據(jù)類型、對象和操作數(shù)43
?。?3 組合進程和時序進程48  
?。?3.1 組合進程49   
2.3.2 時序進程52  
2.4 函數(shù)、進程和模塊56
?。?5 類和生成62  
2.6 庫、包和文件67
?。?7 行為仿真72  
2.8 原型機76
 參考文獻78
 
第3章 設計技術80
?。?1 組合電路80
  3.1.1 譯碼器83
 ?。?1.2 解碼器83
  3.1.3 多路復用器84
 ?。?1.4 比較器85
 ?。?1.5 算術電路85
 ?。?1.6 桶形移位器86
?。?2 順序電路86
 ?。?2.1 寄存器86
 ?。?2.2 移位寄存器87
  3.2.3 計數(shù)器87
 ?。?2.4 有累加器的算術電路88
?。?3 有限狀態(tài)機89
 3.4 基于FPGA電路和系統(tǒng)的優(yōu)選92
 ?。?4.1 高并行性的基于網(wǎng)絡的解決方案93
 ?。?4.2 硬件加速器98
 ?。?4.3 塊化分層FSM運行的并行算法98
?。?5 并行排序的設計實例99
?。?6 并行搜索的設計實例104
?。?7 并行計數(shù)器的設計實例109
?。?8 計數(shù)網(wǎng)絡的設計實例112
?。?9 基于LUT的漢明權重計數(shù)器/比較器的設計實例115
 3.10 向量操作的設計實例121
 參考文獻125
第4章 嵌入模塊和系統(tǒng)設計127
?。?1?。桑行酒保玻?
?。?2 嵌入DSP 136
?。?3?。疲校牵两换ィ保矗?
 ?。?3.1?。模椋纾椋欤澹睿舨⑿卸丝诮涌冢保矗?
 ?。?3.2 UART接口149
?。?4 軟硬件協(xié)同設計和協(xié)同仿真160
  4.4.1?。模椋纾椋欤澹睿舨⑿薪涌诘能浻布f(xié)同設計161
 ?。?4.2 UART接口的軟硬件協(xié)同設計168
?。?5 可編程片上系統(tǒng)177
基于FPGA的系統(tǒng)優(yōu)化與綜合
Ⅹ 
 參考文獻181
第5章 基于層次和并行技術規(guī)范182
?。?1 模塊化層次結構規(guī)范182
 5.2 層次有限狀態(tài)機186
 ?。?2.1 具有明確模塊的HFSM的HDL模板187
 ?。?2.2 具有不明確模塊的HFSM的HDL模板195
 5.3?。龋疲樱偷木C合196
 ?。?3.1 具有明確模塊的HFSM的綜合196
 ?。?3.2 具有不明確模塊的HFSM的綜合203
 5.4 并行規(guī)范和并行HFSM 204
?。?5 基于HFSM模型的軟件程序的硬件執(zhí)行212
?。?6 嵌入式或分布式棧存儲器215
 5.7 優(yōu)化技術217
 ?。?7.1 層次返回217
 ?。?7.2?。龋牵拥亩嗳肟邳c219
 ?。?7.3 快棧解除219
 5.8 實際應用219
 參考文獻225
第二部分 基于FPGA電路和系統(tǒng)的有限
狀態(tài)機的優(yōu)化方法
第6章?。停铮铮颍澹疲樱?邏輯電路的硬件減少231
 6.1 現(xiàn)有方法的一般特點231
?。?2?。停铮铮颍澹疲樱椭械哪繕宿D換237
?。?3 MooreFSM的狀態(tài)代碼擴展式241
?。?4 替代邏輯條件綜合MooreFSM 248
 參考文獻252
第7章 嵌入存儲模塊設計FSM 254
 7.1 Mealy和MooreFSM的簡單執(zhí)行254
?。?2?。疲樱偷慕Y構解體259
?。?3 解碼微操作集設計MealyFSM 262
?。?4 解碼兼容微操作域設計MealyFSM 265
目  錄
Ⅺ 
?。?5 解碼結構表行設計MealyFSM 267
?。?6 基于MooreFSM的偽等狀態(tài)優(yōu)化BIMF 272
 參考文獻276
第8章 優(yōu)化具有嵌入存儲塊的FSM 278
?。?1 MPMealyFSM的簡單執(zhí)行278
?。?2?。蹋眨裕澹虻膬?yōu)化285
 8.3 基于偽等狀態(tài)優(yōu)化LUTer 290
?。?4 基于微操作集編碼優(yōu)化LUTer 299
 參考文獻306
第9章 操作實現(xiàn)轉換的FSM 307
 9.1 轉換操作執(zhí)行的概念307
?。?2 轉換可操作生成的FSM組織309
?。?3 FSM設計實例312
?。?4 具有OAT的FSM的綜合進程結構表達315
  9.4.1 具有OAT的FSM的綜合進程的基本結構316
 ?。?4.2 改良綜合進程的基本結構317
 9

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號