注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)教育/教材/教輔教材高職高專教材數(shù)字邏輯(第4版)

數(shù)字邏輯(第4版)

數(shù)字邏輯(第4版)

定 價(jià):¥79.00

作 者: 詹瑾瑜
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787111705796 出版時(shí)間: 2022-06-01 包裝:
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 278 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)根據(jù)《計(jì)算機(jī)學(xué)科教學(xué)計(jì)劃》編寫(xiě)。全書(shū)共9章,內(nèi)容包括數(shù)字邏輯基礎(chǔ)、邏輯代數(shù)基礎(chǔ)、集成門(mén)電路、組合邏輯電路、觸發(fā)器、同步時(shí)序邏輯電路、異步時(shí)序邏輯電路、硬件描述語(yǔ)言Verilog HDL,以及脈沖波形的產(chǎn)生與整形。 \n \n本書(shū)不僅介紹了數(shù)字邏輯的分析和設(shè)計(jì)方法,還介紹了一些典型的數(shù)字電路的設(shè)計(jì)和應(yīng)用方法,以及可編程邏輯電路的設(shè)計(jì)和實(shí)現(xiàn)方法。每章均配有習(xí)題,以幫助讀者深入地進(jìn)行學(xué)習(xí)。 \n \n本書(shū)既可作為高等院校計(jì)算機(jī)、軟件工程、電子信息、自動(dòng)控制及通信等專業(yè)的教材,也可作為數(shù)字電路和數(shù)字系統(tǒng)研發(fā)人員的技術(shù)參考書(shū)。

作者簡(jiǎn)介

  不僅介紹了數(shù)字邏輯的分析和設(shè)計(jì)方法,還介紹了一些典型的數(shù)字電路的設(shè)計(jì)和應(yīng)用方法,以及可編程邏輯電路的設(shè)計(jì)和實(shí)現(xiàn)方法。 \n將數(shù)字邏輯的數(shù)學(xué)建模思想、數(shù)字電路的分析與設(shè)計(jì)以及硬件描述語(yǔ)言Verilog HDL的語(yǔ)法有機(jī)結(jié)合在一起。 \n配有電子課件和部分習(xí)題答案。

圖書(shū)目錄

前言 \n
\n
\n
\n
\n
第1章數(shù)字邏輯基礎(chǔ) \n
\n
11概述 \n
\n
111數(shù)字邏輯研究的對(duì)象及方法 \n
\n
112數(shù)字電路的發(fā)展 \n
\n
113數(shù)字電路的分類 \n
\n
12數(shù)制及其轉(zhuǎn)換 \n
\n
121進(jìn)位計(jì)數(shù)制 \n
\n
122數(shù)制轉(zhuǎn)換 \n
\n
13帶符號(hào)數(shù)的代碼表示 \n
\n
131原碼及其運(yùn)算 \n
\n
132反碼及其運(yùn)算 \n
\n
133補(bǔ)碼及其運(yùn)算 \n
\n
134符號(hào)位擴(kuò)展 \n
\n
14數(shù)的定點(diǎn)與浮點(diǎn)表示 \n
\n
15數(shù)碼和字符的編碼 \n
\n
151BCD編碼 \n
\n
152可靠性編碼 \n
\n
153字符編碼 \n
\n
16本章小結(jié) \n
\n
17習(xí)題 \n
\n
第2章邏輯代數(shù)基礎(chǔ) \n
\n
21邏輯代數(shù)的基本概念 \n
\n
211邏輯代數(shù)的定義 \n
\n
212邏輯代數(shù)的基本運(yùn)算 \n
\n
213邏輯代數(shù)的復(fù)合運(yùn)算 \n
\n
214邏輯函數(shù)的表示法及邏輯函數(shù)間的相等 \n
\n
22邏輯代數(shù)的基本定律、規(guī)則和常用公式 \n
\n
221基本定律 \n
\n
222重要規(guī)則 \n
\n
23邏輯函數(shù)表達(dá)式的形式與轉(zhuǎn)換 \n
\n
231邏輯函數(shù)表達(dá)式的基本形式 \n
\n
232邏輯函數(shù)表達(dá)式的標(biāo)準(zhǔn)形式 \n
\n
233邏輯函數(shù)表達(dá)式的轉(zhuǎn)換 \n
\n
24邏輯函數(shù)的化簡(jiǎn) \n
\n
241代數(shù)化簡(jiǎn)法 \n
\n
242卡諾圖化簡(jiǎn)法 \n
\n
243包含無(wú)關(guān)項(xiàng)的邏輯函數(shù)的化簡(jiǎn) \n
\n
244多輸出邏輯函數(shù)的化簡(jiǎn) \n
\n
25本章小結(jié) \n
\n
26習(xí)題 \n
\n
第3章集成門(mén)電路 \n
\n
31正邏輯和負(fù)邏輯 \n
\n
32分立元件門(mén)電路 \n
\n
321與門(mén) \n
\n
322或門(mén) \n
\n
323非門(mén) \n
\n
33TTL邏輯門(mén)電路 \n
\n
331TTL與非門(mén) \n
\n
332TTL邏輯門(mén)的外特性 \n
\n
333集電極開(kāi)路輸出門(mén)(OC門(mén)) \n
\n
334三態(tài)輸出門(mén)(TS門(mén)) \n
\n
34CMOS 集成邏輯門(mén)電路 \n
\n
341CMOS反相器(非門(mén)) \n
\n
342CMOS與非門(mén) \n
\n
343CMOS或非門(mén) \n
\n
344CMOS 三態(tài)非門(mén) \n
\n
345CMOS漏極開(kāi)路輸出門(mén)(OD門(mén)) \n
\n
346CMOS傳輸門(mén) \n
\n
35TTL和CMOS之間的接口電路 \n
\n
351用TTL門(mén)驅(qū)動(dòng)CMOS門(mén) \n
\n
352用CMOS門(mén)驅(qū)動(dòng)TTL門(mén) \n
\n
36本章小結(jié) \n
\n
37習(xí)題 \n
\n
\n
\n
第4章組合邏輯電路 \n
\n
41組合邏輯電路的基本概念 \n
\n
42組合邏輯電路的分析 \n
\n
421組合電路分析方法 \n
\n
422組合電路分析示例 \n
\n
43組合邏輯電路的設(shè)計(jì) \n
\n
431組合電路設(shè)計(jì)方法 \n
\n
432組合電路的設(shè)計(jì)示例 \n
\n
433組合邏輯電路設(shè)計(jì)的優(yōu)化問(wèn)題 \n
\n
44經(jīng)典邏輯運(yùn)算電路 \n
\n
441半加器 \n
\n
442全加器 \n
\n
443全減器 \n
\n
45代碼轉(zhuǎn)換電路 \n
\n
451代碼轉(zhuǎn)換電路的設(shè)計(jì) \n
\n
452代碼轉(zhuǎn)換電路的應(yīng)用 \n
\n
46數(shù)值比較電路 \n
\n
4611位數(shù)值比較器 \n
\n
4624位數(shù)值比較器 \n
\n
463集成比較器的應(yīng)用 \n
\n
47編碼器和譯碼器 \n
\n
471編碼器的設(shè)計(jì) \n
\n
472編碼器的應(yīng)用 \n
\n
473譯碼器的設(shè)計(jì) \n
\n
474譯碼器的應(yīng)用 \n
\n
48數(shù)據(jù)選擇器和數(shù)據(jù)分配器 \n
\n
481數(shù)據(jù)選擇器的設(shè)計(jì) \n
\n
482數(shù)據(jù)選擇器的應(yīng)用 \n
\n
483數(shù)據(jù)分配器的設(shè)計(jì) \n
\n
484數(shù)據(jù)分配器的應(yīng)用 \n
\n
49競(jìng)爭(zhēng)和冒險(xiǎn) \n
\n
491競(jìng)爭(zhēng)和冒險(xiǎn)現(xiàn)象 \n
\n
492險(xiǎn)象的判定 \n
\n
493險(xiǎn)象的消除和減弱 \n
\n
\n
\n
410組合邏輯電路的應(yīng)用實(shí)例 \n
\n
4101用全加器將2位8421BCD碼變換成二進(jìn)制代碼 \n
\n
4102數(shù)據(jù)傳輸系統(tǒng) \n
\n
411本章小結(jié) \n
\n
412習(xí)題 \n
\n
第5章觸發(fā)器 \n
\n
51觸發(fā)器的基本概念 \n
\n
511觸發(fā)器的電路結(jié)構(gòu)和特點(diǎn) \n
\n
512觸發(fā)器的邏輯功能和分類 \n
\n
52RS觸發(fā)器 \n
\n
521用與非門(mén)構(gòu)成的基本RS觸發(fā)器 \n
\n
522用或非門(mén)構(gòu)成的基本RS觸發(fā)器 \n
\n
523鐘控RS觸發(fā)器 \n
\n
524主從RS觸發(fā)器 \n
\n
53D觸發(fā)器 \n
\n
531鐘控(電平型)D觸發(fā)器 \n
\n
532邊沿(維持-阻塞)D觸發(fā)器 \n
\n
54JK觸發(fā)器 \n
\n
541鐘控JK觸發(fā)器 \n
\n
542主從JK觸發(fā)器 \n
\n
543邊沿JK觸發(fā)器 \n
\n
55集成觸發(fā)器 \n
\n
551集成D觸發(fā)器 \n
\n
552集成JK觸發(fā)器 \n
\n
553集成T觸發(fā)器 \n
\n
554集成T′觸發(fā)器(翻轉(zhuǎn)觸發(fā)器) \n
\n
56觸發(fā)器的時(shí)間參數(shù) \n
\n
561觸發(fā)器的靜態(tài)參數(shù) \n
\n
562觸發(fā)器的動(dòng)態(tài)參數(shù) \n
\n
57不同類型觸發(fā)器的轉(zhuǎn)換 \n
\n
571JK觸發(fā)器轉(zhuǎn)換為D、T、T′和RS觸發(fā)器 \n
\n
572D觸發(fā)器轉(zhuǎn)換為JK、T、T′和RS觸發(fā)器 \n
\n
58觸發(fā)器的應(yīng)用實(shí)例 \n
\n
581消顫開(kāi)關(guān) \n
\n
582分頻和雙相時(shí)鐘的產(chǎn)生 \n
\n
583異步脈沖同步化 \n
\n
59本章小結(jié) \n
\n
510習(xí)題 \n
\n
第6章同步時(shí)序邏輯電路 \n
\n
61時(shí)序邏輯電路的基本概念 \n
\n
611時(shí)序邏輯電路結(jié)構(gòu) \n
\n
612時(shí)序邏輯電路分類 \n
\n
62同步時(shí)序邏輯電路的分析 \n
\n
621時(shí)序邏輯電路表示方法 \n
\n
622分析方法和步驟 \n
\n
623分析舉例 \n
\n
63同步時(shí)序邏輯電路的設(shè)計(jì) \n
\n
631設(shè)計(jì)方法和步驟 \n
\n
632狀態(tài)圖和狀態(tài)表 \n
\n
633狀態(tài)化簡(jiǎn)方法 \n
\n
\n
\n
\n
634狀態(tài)分配及編碼 \n
\n
64典型同步時(shí)序邏輯電路設(shè)計(jì) \n
\n
641 串行序列檢測(cè)器 \n
\n
642代碼檢測(cè)器 \n
\n
643計(jì)數(shù)器 \n
\n
644寄存器 \n
\n
645移位寄存器型計(jì)數(shù)器 \n
\n
65典型同步時(shí)序邏輯電路集成芯片的應(yīng)用 \n
\n
651集成計(jì)數(shù)器及其應(yīng)用 \n
\n
652集成寄存器及其應(yīng)用 \n
\n
66同步時(shí)序邏輯電路的應(yīng)用實(shí)例 \n
\n
661計(jì)數(shù)器用作分頻器 \n
\n
662計(jì)數(shù)型序列信號(hào)發(fā)生器 \n
\n
67本章小結(jié) \n
\n
68習(xí)題 \n
\n
第7章異步時(shí)序邏輯電路

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)