注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡網(wǎng)絡與數(shù)據(jù)通信網(wǎng)絡通信綜合數(shù)字電路的FPGA設計與實現(xiàn):基于Xilinx和Verilog HDL(微課版)

數(shù)字電路的FPGA設計與實現(xiàn):基于Xilinx和Verilog HDL(微課版)

數(shù)字電路的FPGA設計與實現(xiàn):基于Xilinx和Verilog HDL(微課版)

定 價:¥45.00

作 者: 段磊
出版社: 電子工業(yè)出版社
叢編項:
標 簽: 暫缺

ISBN: 9787121465055 出版時間: 2023-11-01 包裝: 平裝
開本: 頁數(shù): 1 字數(shù):  

內容簡介

  傳統(tǒng)的數(shù)字電路實驗教學通常采用以74系列芯片為載體的實驗箱,隨著EDA技術的快速發(fā)展,這種模式已經嚴重脫離業(yè)界實際?;贔PGA芯片,使用原理圖或VHDL/Verilog HDL實現(xiàn)數(shù)字電路的各種功能 符合新時代對人才培養(yǎng)的要求。本書選用Xilinx公司的FPGA芯片及ISE 14.7開發(fā)環(huán)境,以深圳市樂育科技有限公司出品的LY-SPTN6M型FPGA 開發(fā)系統(tǒng)為硬件平臺。全書共安排14個實驗,包括:集成邏輯門電路功能測試、基于原理圖/HDL的簡易數(shù)字系統(tǒng)設計、編碼器設計、譯碼器設計、加法器設計、比較器設計、數(shù)據(jù)選擇器設計、觸發(fā)器設計、同步/異步時序邏輯電路分析與設計、計數(shù)器設計、移位寄存器設計、數(shù)/模轉換和模/數(shù)轉換。本書配有豐富的資料包,包括FPGA例程資料、硬件資料、軟件資料、PPT和視頻等。這些資料會持續(xù) 新,下載鏈接可通過微信公眾號“ 工程師培養(yǎng)系列”獲取。本書既可以作為高等院校相關專業(yè)的入門教材,又可以作為FPGA開發(fā)及相關行業(yè)工程技術人員的入門培訓用書。

作者簡介

暫缺《數(shù)字電路的FPGA設計與實現(xiàn):基于Xilinx和Verilog HDL(微課版)》作者簡介

圖書目錄

第1章 數(shù)字電路的開發(fā)平臺和工具 1
1.1 FPGA基礎概念 1
1.1.1 什么是FPGA 1
1.1.2 FPGA與ASIC之間的關系 2
1.1.3 FPGA、CPU與DSP之間的關系 2
1.1.4 VHDL與Verilog HDL 3
1.1.5 Xilinx與Altera 4
1.2 FPGA開發(fā)流程 5
1.3 XC6SLX16芯片介紹 6
1.3.1 Spartan-6系列介紹 6
1.3.2 XC6SLX16-2CSG324C芯片介紹 6
1.3.3 FPGA速度等級 7
1.3.4 FPGA可用I/O數(shù)量 7
1.3.5 FPGA邏輯單元 7
1.3.6 Spartan-6系列FPGA配置 7
1.4 FPGA開發(fā)工具安裝和配置 8
1.4.1 ISE 8
1.4.2 安裝ISE 14.7 8
1.4.3 Synplify 12
1.4.4 安裝Synplify 13
1.4.5 安裝Xilinx USB Cable驅動程序 15
1.5 Verilog HDL語法基礎 16
1.5.1 Verilog模塊 16
1.5.2 端口定義和I/O說明 17
1.5.3 參數(shù)定義 17
1.5.4 信號定義 18
1.5.5 assign語句 19
1.5.6 initial語句 19
1.5.7 always語句 19
1.5.8 if...else語句 20
1.5.9 case語句 21
1.5.10 運算符 21
1.6 FPGA 開發(fā)系統(tǒng)簡介 24
1.6.1 撥動開關電路 24
1.6.2 LED電路 25
1.6.3 獨立按鍵電路 26
1.6.4 七段數(shù)碼管電路 26
1.6.5 D/A轉換電路 30
1.6.6 A/D轉換電路 34
1.7 基于FPGA 開發(fā)系統(tǒng)可開展的部分實驗 38
1.8 本書配套的資料包 38
第2章 集成邏輯門電路功能測試 40
第3章 基于原理圖的簡易數(shù)字系統(tǒng)設計 44
第4章 基于HDL的簡易數(shù)字系統(tǒng)設計 77
第5章 編碼器設計 84
第6章 譯碼器設計 95
第7章 加法器設計 102
第8章 比較器設計 109
第9章 數(shù)據(jù)選擇器設計 116
0章 觸發(fā)器設計 123
1章 同步時序邏輯電路分析與設計 143
2章 異步時序邏輯電路分析與設計 154
3章 計數(shù)器設計 165
4章 移位寄存器設計 181
5章 數(shù)/模轉換和模/數(shù)轉換 189
附錄A 數(shù)字電路FPGA設計常用引腳分配 199
附錄B 《Verilog HDL程序設計規(guī)范(LY-STD010―2019)》簡介 201
參考文獻 208

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.talentonion.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號